verilog中采用{}移位的理解

这里写一个简单的例子:

reg[2:0] led;
always @(posedge clk or negedge reset)
	begin
		if(!reset)
			led <= 3'b001;
		else
			led <= {led[1:0],1'b0};
	end

主要在代码:led <= {led[1:0],1'b0}

这里{led[1:0],1'b0}组成了一个新的3bit数据:

将led[1:0]和  1'b0 的组合赋给led,那么原来的001变成010

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值