关于LATTICE FIFO_DC的RPReset引脚的解析

本文介绍了FIFO_DC模块中的RPReset信号用途。该信号作为读取侧的高电平有效复位信号,在读取FIFO内容时需要将其置为非激活状态,并使能RDEN信号以获取Q端口的有效数据。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

What is RPReset port used for in the FIFO_DC module of IP Express?
The RPRESET signal in FIFO_DC component is used as an Active High Reset signal for the Read side.

To read the contents of the FIFO_DC module, the RPRESET signal should be de-asserted, and the RdEn signal should be high to see the valid data on the Q port of the FIFO_DC module.

关于LATTICE FIFO_DC的RPReset引脚的解析。这个引脚在LATTICE MEM文档中都没有介绍。但在网站上找到这样一条。
RPReset为读信号侧时的高有效的信号, 要读出信号时,RPReset信号改成非触发状态,即为低, RDEN信号为高,以读出这个FIFO_DC在Q 端口出现

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值