- 博客(6)
- 收藏
- 关注
原创 关于计算机组成原理中的高速缓存cache
cache一般由SRAM(静态随机存取存储器)构成,但是由于SRAM的电路比较复杂,集成度比较低,对于一些小芯片来说,不是特别匹配,所有决定了cache的大小不可能很大(几K~几M不等),SRAM由于电路原因,因为没有电容的原因,所以不需要经常性的给电容充电,所以访问速度比较快,。DRAM只有一个电容和一个mos管,比较简单,集成度高,成本低,所以可以适合做大容量的存储元件(主存RAM的主要构成)但是由于有电容的原因,需要经常性的给电容充电,所以就导致了,和CPU之间的存取速度不可能很快。
2024-04-09 16:57:14
574
翻译 基于nRF52810的实时时钟的显示(万年历)
NRF52832 中的RTC是Real-time Counter 实时计数器,而不是Real-time Clock 实时时间。所以为了实现实时时钟,需要通过RTC0的比较事件产生一个1s的计时,在每个中断事件中更新时间结构体t。
2022-11-07 09:07:31
680
1
空空如也
空空如也
TA创建的收藏夹 TA关注的收藏夹
TA关注的人
RSS订阅