- 博客(4)
- 收藏
- 关注
转载 SDRAM的tRCD、CL、tAC的定义
我们知道对于SDRAM来说,如果要向L-BANK中的某一单元写入数据的话首先需要给出片选信号,接着是选中某一个L-BANK,再是写入行地址(L-BANK的选择与行地址同时发出),然后才是对列地址中的存储单元进行写操作(列地址与读写命令同时发出),在行地址有效到我们发出列地址及读写命令中间,由于芯片存储阵列电子元件响应时间(从一种状态到另一种状态变化的过程)而造成的一个固定延迟我们称之为tRCD,即
2014-12-03 23:35:31
7275
原创 如何在Quartus II 11.0中调用ModelSim-Altera 6.6
最近在学习FPGA,在用板子跑了一些类似单片机的例程后(用的开发板是黑金的,这些例程主要是黑金例程的建模篇),想做一些时序仿真顺便练习下modelsim的使用,但是在初次使用modelsim的时候,按照黑金的教程在Quartus II下使用modelsim,发现问题很多,自己弄了一段时间,发现是版本的问题,现在就把在Quartus II 下使用Modelsim的方法列出来,希望对大家有一些帮助。
2013-03-26 22:34:06
3390
原创 UC/OS-II的任务切换
UC/OS在建立了开始任务后,从执行开始任务后的任务切换,个人的理解主要是按下面的流程:在这里的例子中开始任务每隔5个系统时钟就执行一次,任务Task_Led1每隔500个系统时钟周期执行一次点亮LED和熄灭LED动作。1.在开始任务中,使用OSTaskCreate()建立其他任务,建立后,在开始任务中要有一个能够使开始任务交出CPU使用权的函数,比如OSTimeDly(),OSTimeD
2012-06-17 00:39:26
1009
原创 Cortex-M3 处理器的咬尾中断
最近在学习Cortex-M3 处理器,看到一些资料上提到一些不太好理解的名词,像:“背对背中断”、“占线优先级”、“次优先级”等,相信有很多朋友应该在初次看到时也会有一些疑惑吧!下面是我个人对它们的理解,如果有不对的地方,还望大家指正 首先看看Cortex-M3 处理器是怎么处理中断的吧,它像其他的单片机一样,当出现异常(对于Cortex-M3 处理器来说,异常分为很多种,我们常用
2012-05-13 01:05:41
3665
空空如也
空空如也
TA创建的收藏夹 TA关注的收藏夹
TA关注的人