D触发器的工作原理以及Verilog代码(二/二)

本文介绍了使用Verilog语言实现D触发器的方法,包括基本边沿触发、带清零端及带置位和清零端的D触发器,并提供了详细的Verilog代码。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

2.  D触发器的verilog代码实现

Verilog实现D触发器的方式有很多,这块主要介绍行为级描述方式:

2.1  基本边沿触发的D触发器

//基本正边沿触发的D触发器
module trigger_b(
        input wire D,
		input wire clk,
		output reg q
		);
	 always @(posedge clk)
	    begin
		     q<=D;  //在时钟信号clk的上升沿,D的值被锁存在q中
		 end
endmodule

2.2  带清零端的D触发器

//带清零端的D触发器
module trigger_c(
         input wire clk,
		 input wire D,
		 input wire clr,
		 output reg q
		 );
	always @(posedge clk or posedge clr)
	     begin 
		     if(s==1)
			 q<=0;
			 else 
			 q<=D;
		end
endmodule

2.3  带置位和清零段的D触发器

//带置位和清零端的D触发器
module trigger_c&s(
         input wire clk,
		 input wire D,
		 input wire clr,
		 input wire s,
		 output reg q
		 );
	always @(posedge clk or posedge clr or posedge s)
	     begin
		     if(clr==1)
			 q<=0;
			 else if(s==1)
			 q<=1;
			 else
			 q<=D;
		 end
endmodule

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值