- 博客(8)
- 收藏
- 关注

原创 10元xilinx中文文档|PG007
LogiCORE™ IP Serial Rapid IO Gen2端点解决方案(SRIO Gen2 Endpoint)包括高度灵活和优化的Serial RapidIO Gen2物理层和Serial RapidIO Gen2逻辑(I/O)和传输层。此IP解决方案以网表形式提供,并带有支持的示例设计代码。SRIOGen2端点支持1x、2x和4x通道宽度。它带有可配置的缓冲器设计、参考时钟模块、复位模块和配置结构参考设计。
2024-09-19 15:48:09
529
原创 10元Xilinx中文文档 | PG035
AXI4‑Stream互连是一个关键的互连基础设施IP内核,可实现异构主/从AMBA®AXI4‑Stream协议兼容端点IP的连接。AXI4‑Stream互连将连接从一个或多个AXI4‑Stream主通道路由到一个或多个AXI4‑Stream从通道。
2024-10-01 15:20:12
438
原创 10元Xilinx福利文档 | PG034
XilinxLogiCORE™IPAXI中央直接存储器访问(CDMA)内核是一个软Xilinx知识产权(IP)内核,可与Vivado®DesignSuite一起使用。AXICDMA使用AXI4协议在内存映射的源地址和内存映射的目标地址之间提供高带宽直接内存访问(DMA)。可选的ScatterGather(SG)功能可用于从系统CPU卸载控制和排序任务。通过适用于XilinxMicroBlaze™的AXI4‑Lite从接口访问初始化、状态和控制寄存器。
2024-09-29 09:12:09
344
原创 10元Xilinx中文文档|PG022
Xilinx®LogiCORE™IPAXIDataMover内核是一个软内核,提供基本的AXI4读取到AXI4‑Stream和AXI4‑Stream到AXI4写入数据传输和协议转换。该功能旨在成为定制设计的独立核心。
2024-09-28 09:54:08
359
原创 10元Xilinx中文文档|UG470
Xilinx®7系列FPGA包括四个FPGA系列,它们均专为最低功耗而设计,使通用设计能够跨系列扩展,从而实现最佳功耗、性能和成本。Spartan®‑7系列是7系列产品组合中密度最低、成本最低的切入点。Artix®‑7系列针对成本敏感的大容量应用进行了优化,可实现最高的每瓦性能和每瓦带宽。Kintex®‑7系列是创新的FPGA类别,针对最佳性价比进行了优化。Virtex®‑7系列针对最高系统性能和容量进行了优化。本指南用作描述7系列FPGA配置的技术参考。
2024-09-26 15:44:37
450
原创 10元xilinx中文文档|PG021
Xilinx®LogiCORE™IPAXI直接存储器访问(AXIDMA)内核是一个软XilinxIP内核,可与XilinxVivado®DesignSuite一起使用。AXI DMA 在内存和AXI4‑Stream目标外设之间提供高带宽直接内存访问。其可选的分散/收集功能还可以从中央处理器(CPU)卸载数据移动任务。
2024-09-21 16:38:29
572
原创 10元xilinx中文文档|PG020
Xilinx® LogicCORE™IPAXIVDMA内核是一个软IP内核。它提供内存和AXI4‑Stream视频类型目标外设之间的高带宽直接内存访问,包括支持AXI4‑Stream视频协议的外设,如VivadoAXI参考指南(UG1037)的视频IP:AXI功能采用部分所述[参考1]。
2024-09-20 16:25:30
501
原创 ug585-Zynq-7000中文文档阅读笔记
Zynq‑7000架构可以方便地分别映射PL和PS中的自定义逻辑和软件。它能够实现独特和差异化的系统功能。PS与PL的集成提供了双芯片解决方案(例如,带有FPGA的ASSP)由于其有限的I/O带宽、松散耦合和功率预算而无法匹敌的性能水平。
2024-08-12 15:18:47
10111
24
空空如也
空空如也
TA创建的收藏夹 TA关注的收藏夹
TA关注的人