- 博客(6)
- 问答 (1)
- 收藏
- 关注
原创 系统总线和具有I/O功能的总线接口实验
实验摘要:本次实验旨在理解总线概念与特性,掌握控制总线功能。通过搭建外部总线(数据、地址、控制总线)与CPU内总线的三态门连接,实现内外总线分离与数据流向控制。实验分为两部分:1)读写控制逻辑设计,验证不同IOM、WR、RD组合对MEM和I/O设备的读写功能(如L14灭表示MEM读有效);2)总线接口实验,完成数据输入(如11H存入R0)、地址置入、存储写入及LED显示,过程中需严格时序控制以避免总线竞争。实验结果成功验证了总线传输机制,加深了对计算机系统协同工作的理解,强调了对信号时序和操作顺序严谨性的重
2025-06-26 21:20:31
658
原创 基本运算器构造实验
本实验通过SRAM 6116芯片研究静态随机存储器的读写特性。实验使用2K×8bit的6116存储器,通过CS、OE、WE控制线实现片选和读写操作,采用数据/地址分时复用设计,通过74LS273地址锁存器和74LS245三态门完成数据传输。实验分地址写入和数据写入两个阶段,严格按照T1-T4时序节拍操作,成功向00H、01H地址单元写入11H、12H数据并验证读出。实验结果表明,正确控制时序信号是保证存储器正常工作的关键,同时揭示了硬件系统中资源复用和协同工作的基本原理。该实验加深了对RAM工作机制的理解,
2025-06-22 16:37:57
1357
原创 基本运算器构造实验
按动 2 次时序单元的 ST 按钮,产生 T1、T2 节拍后,置 ALU_B=0、LDA=0、LDB=0,然后按表 1-1-1 置 S3、S2、S1、S0 和 Cn 的数值,并观察数据总线 LED 显示灯显示的结果。操作方法同本机运行,每按动一次 ST 按钮,数据通路图会有数据的流动,反映当前运算器所做的操作,或在软件中选择“【调试】—【单节拍】”,其作用相当于将时序单元的状态开关KK2 置为‘单拍’档后按动了一次 ST 按钮,数据通路图也会反映当前运算器所做的操作。】”按钮,可保存数据通路图的实验过程。
2025-06-22 16:21:31
1757
原创 数据库复习
以需求规格说明书的形式呈现,详细记录用户的业务需求、数据需求(包括数据的类型、取值范围、数据之间的关系等)、处理需求(如查询、更新等操作要求)等内容,是后续设计的基础。:通过与用户交流、调研等方式,全面了解用户的业务需求,收集数据和处理要求,确定数据库需要存储哪些数据,数据之间的关系,以及用户对数据的操作需求等,形成需求规格说明书。:根据需求分析的结果,设计出独立于具体 DBMS 的概念模型,一般用实体 - 联系(E - R)图来表示,描述现实世界中的实体、实体之间的联系以及实体的属性。
2025-06-12 19:02:10
633
原创 程序设计IP地址查询
在创建链表、排序、添加、查找、删除、修改及文件存储与加载等功能模块的实现上,经多组测试验证,功能表现稳定可靠,结果与预期相符,可满足用户对 IP 地址数据管理的基本需求。在网络管理等场景中,需要对大量 IP 地址进行有效的管理,包括创建 IP 地址列表、排序、添加、查找、删除、修改以及输出显示等操作。在网络管理等场景中,需要对大量 IP 地址进行有效的管理,包括创建 IP 地址列表、排序、添加、查找、删除、修改以及输出显示等操作。通过仔细检查代码逻辑和使用调试工具逐步跟踪程序执行过程,解决了这些问题。
2025-01-07 23:42:58
1430
用Python敲出能够正常运行的代码
2023-10-10
TA创建的收藏夹 TA关注的收藏夹
TA关注的人