RTL 编码指南

本文提供了一套详尽的RTL设计规范,旨在帮助工程师们提高设计质量。内容涵盖使用函数减少代码重复、合理命名变量、避免立即数使用等,并强调了避免锁存器产生、消除组合反馈、关注阻塞与非阻塞的区别等关键点。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

1 使用函数,减少代码的书写量。

2 使用有意义的变量名。

3 不要使用立即数。

4 使用工艺无关库。

5 避免使用混合时钟沿。如果必须使用上升沿和下降沿进行触发,则必须保证综合和时序分析后该模块的时序周期在最坏的情况下也是正确的。且必须给出文档说明。

6 如果需要使用门控时钟或内部时钟,或者Reset信号,应把内部时钟产生电路或者Reset电路分离出来。Reset信号的功能是直接清除所有寄存器。

7 避免产生锁存器,在使用case 以及if else 时可能引入锁存器。

8 避免产生组合电路的反馈。

9 完整的敏感向量列表。

10 注意阻塞和非阻塞的区别。

11 避免使用,延时语句,full_case 和parallel_case.

12 所有输出采用寄存器,各个模块的输入也应采用寄存器。

13 将相关的组合逻辑放在一起。组合逻辑尽量靠近目的寄存器。

14 将不同设计目标的部分分配到不同模块。

15 避免使用异步逻辑,时序例外(所有的时需尽量在一个周期完成)

16 消除顶层模块交联逻辑电路。

17 将存储器的接口管脚置于IP核设计的顶层。

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值