Verilog与SystemVerilog学习记录(2):always语句

本文深入探讨了在Verilog与SystemVerilog中设计组合逻辑和时序逻辑电路的方法,重点介绍了always_comb、always_latch和always_ff语句的使用场景与规则,以及它们如何提高电路设计的质量。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

在Verilog中,不管是设计组合逻辑还是时序逻辑,都会使用always块,

SystemVerilog细化了always块的使用,添加了always_comb,always_yy和always_latch语句

(1)always_comb

comb是combinational的缩写,always_comb表示设计者想要设计一个组合逻辑电路。

使用always_comb的时候,不需要使用敏感信号列表

always_comb //组合逻辑
  if(a > b)
    out = 1;
  else
    out = 0;

但是comb要求if或者case语句必须完整

(2)always_latch

在if或者case语句不完整的情况下,使用always_latch

always_latch //latch

    if (a > b)

        out = 1;

always_latch是电瓶敏感的,这里也不需要敏感列表,他会告诉综合工具这里需要一个latch。

always_comb和always_latch极大的降低了unintentional latch的出现。这是对电路设计的一大提升。

(3)always_yy

对于flip-flop触发器的设计,也有专门的关键字

always_ff @(posedge clk) //flip-flop触发器
  if(en)
    out <= in;

always_ff需要时间敏感列表,且是边缘触发,故此使用的时候必须携带posedge和negedge.

 

评论 1
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值