LG-P2002 消息扩散

题目链接:https://www.luogu.org/problemnew/show/P2002

这题和刻录光盘差不多,只是数据范围大了,必须用tarjan。

#include<cstdio>
#include<cstring>
#include<iostream>
#include<algorithm>
using namespace std;
int rad()
{
	int ret=0,f=1;char ch=getchar();
	while (ch<'0'||ch>'9') {if (ch=='-') f=-1;ch=getchar();}
	while (ch>='0'&&ch<='9') ret=ret*10+ch-'0',ch=getchar();
	return ret*f;
}
const int maxn=1e5+5,maxm=5e5+5;
int n,m,tot,tim,cnt,ans,f[maxn],lnk[maxn],son[maxm],nxt[maxm],low[maxn],vis[maxn],st[maxn],tp,dfn[maxn],bel[maxn];
void tarjan(int x)
{
	low[x]=dfn[x]=++tim;
	vis[x]=1;st[++tp]=x;
	for (int i=lnk[x],y;i;i=nxt[i]) if (!dfn[y=son[i]])
	{
		tarjan(y);
		if (low[y]<low[x]) low[x]=low[y];
	}else if (vis[y]&&low[x]>dfn[y]) low[x]=dfn[y];
	if (low[x]==dfn[x])
	{
		++cnt;do{
			bel[st[tp]]=cnt;
			vis[st[tp--]]=0;
		}while(tp>0&&x!=st[tp+1]);
	}
}
int main()
{
	n=rad();m=rad();
	for (int i=1;i<=m;++i)
	{
		int x=rad(),y=rad();
		son[++tot]=y;nxt[tot]=lnk[x];lnk[x]=tot;
	}
	for (int i=1;i<=n;++i) if (!dfn[i]) tarjan(i);
	for (int i=1;i<=n;++i)
	  for (int j=lnk[i];j;j=nxt[j])
	    if (bel[i]!=bel[son[j]]) f[bel[son[j]]]=1;
	for (int i=1;i<=cnt;++i) if (!f[i]) ++ans;
	printf("%d\n",ans);
	return 0;
}
内容概要:本文详细介绍了基于FPGA的144输出通道可切换电压源系统的设计与实现,涵盖系统总体架构、FPGA硬件设计、上位机软件设计以及系统集成方案。系统由上位机控制软件(PC端)、FPGA控制核心和高压输出模块(144通道)三部分组成。FPGA硬件设计部分详细描述了Verilog代码实现,包括PWM生成模块、UART通信模块和温度监控模块。硬件设计说明中提及了FPGA选型、PWM生成方式、通信接口、高压输出模块和保护电路的设计要点。上位机软件采用Python编写,实现了设备连接、命令发送、序列控制等功能,并提供了一个图形用户界面(GUI)用于方便的操作和配置。 适合人群:具备一定硬件设计和编程基础的电子工程师、FPGA开发者及科研人员。 使用场景及目标:①适用于需要精确控制多通道电压输出的实验环境或工业应用场景;②帮助用户理解和掌握FPGA在复杂控制系统中的应用,包括PWM控制、UART通信及多通道信号处理;③为研究人员提供一个可扩展的平台,用于测试和验证不同的电压源控制算法和策略。 阅读建议:由于涉及硬件和软件两方面的内容,建议读者先熟悉FPGA基础知识和Verilog语言,同时具备一定的Python编程经验。在阅读过程中,应结合硬件电路图和代码注释,逐步理解系统的各个组成部分及其相互关系。此外,实际动手搭建和调试该系统将有助于加深对整个设计的理解。
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值