
SOC
文章平均质量分 88
wonder_coole
半导体行业非IT码农一枚
展开
-
微电子/半导体/芯片设计网络资源搜集分享
自己收藏夹里东西,觉得不错就分享下,随时添加(●'◡'●)半导体新闻资讯https://en.wikichip.org/wiki/WikiChip CPU 架构和型号 roadmap及相关新闻 https://www.techinsights.com/很多手机拆解的文章都是从这里来,甚至拆解到芯片内部 https://www.design-reuse.com/ 介绍市场在售的各种IP,也包含一些知识介绍文章专业知识深入学习类https://www.allaboutcirc...原创 2021-07-29 12:16:43 · 1392 阅读 · 2 评论 -
使用VCS进行带UPF的RTL低功耗仿真
概括使用VCS进行UPF的RTL级PA仿真相关知识,总结实践中需要注意的要点,及碰到的问题。原创 2020-09-07 11:56:07 · 15384 阅读 · 1 评论 -
LPDDR4的训练(training)和校准(calibration)--ZQ校准(Calibration)
LPDDR4的ZQ pin, 用来外接一240Ω±1%下拉电阻。LPDDR4将其作为参考电阻,用来校准DRAM内部的240Ω电阻。因为芯片内部的240欧电阻是由CMOS构成,由于CMOS的天然特性,造成该电阻会随着PTV(制程,温度和电压)变化,因此必须对其进行校准。 在JESD209-4B LPDDR4标准中,提到ZQ校准有四个作用输出上拉校准,即校准输出电压VOH PU-...原创 2019-11-10 11:59:38 · 31229 阅读 · 15 评论 -
LPDDR4的训练(training)和校准(calibration)--Write Leveling(写入均衡)
Write Leveling是从DDR3开始引入的概念,为了解决DQS和CLK的edge alignment的问题。 因为从DDR3开始采用了新的拓扑结构:fly-by。即多个DRAM放置在PCB上时(或多个die),地址线,控制线,时钟线采用fly-by方式进行布线,DQ,DQS和DMI还是采用点对点的布线方式,这造成到达DRAM端的DQS对和CLK对的信号延时不同。 采用了fly-...原创 2019-10-28 23:14:31 · 27404 阅读 · 0 评论