- 偏好设置完成后可以导出保存,以便以后使用。File->Export->Parameters
- 如果线路显示分段,可以在Setup- Design Parameter Editor- Enhanced display modes下面勾选Connect line endcaps
- 如果建立的新封装或旧封装要求修改pin脚位号,可以通过Edit - Text 命令修改。
- 删除PIN number 可以把有电性pad改为机械pad.反之,可以通过Logic - Net Logic 给机械pad赋予网络变为有电性pad.
- 查找快捷键设置文件env的保存位置,在命令行输入:echo $localenv 就会显示文件位置。(我在有一台电脑上失败了,后来修改了C:\Cadence\SPB_16.6\share\pcb\text\env目录下的env)
- 快捷键设置
funckey = subclass -+
funckey w add connect
funckey c cancel
funckey v move
funckey d delete
funckey f done
funckey s slide
funckey t delay tune
funckey r iangle 90 - 导入BGA,先Add - BGA - BGA Generator 生成BGA模板;然后根据excel的BGAmap另存为xml,再File - Import - Symbol Spreadsheet 导入mapping(注意worksheet下面的下拉菜单选择net name,否则导不进net,下面勾选可以选择增加/删除无用的BALL,和根据xml文件赋予颜色,其他默认。
- 增加被动原件,首先要在PCB editor中建立好封装(psm,txt)然后Logic - Edit Parts List - Physical devices 选择建立好的被动原件封装,再点击右侧的Add增加。增加同类多个 Refdes 填写(例:C1-5)就是增加5个。然后Place - M
Candence 一些小技巧,注意点等个人汇整
于 2019-05-06 13:20:11 首次发布