概述
IW_ZU49DR_COME板卡引出16个ADC和16个DAC端口,带有ZU49DR FPGA的I由16个14位采样率为2.5GSPS ADC和16个14位采样率为9.85 GSPS DAC端口提供支持。ADC和DAC端口使用的是高性能微型RF连接器190-0108-AAD1。
板卡照片
主要技术规格
FPGA芯片
Zynq UltraScale+XCZU49DR-2FFVF1760E
RF接口
1)×16ADC (14-bit、2.5GSPS)ports
2)×16DAC(14-bit、9.85GSPS)ports
M.2接口
NVME*1
内存
PS 4×DDR4(4GB,64bit,2400MT/S)
PL 4×DDR4(4GB,64bit,2400MT/S)
PS端接口
2×QSPI flash(128MB,8bit)固化配置文件
1×USB 3.0 Port
1×10/100/1000 Ethernet RGMII (RJ45) 网口
1×Mircro SD Card
PL端接口
1×M.2接口
2×QSFP 100G网口
32×IO
1×10/100/1000 Ethernet RGMII (RJ45) 网口
参考工程
-上位机软件配置ADC/DAC相关寄存器
-高速ADC/DAC回环测试工程
-Schematics(.pdf格式)
-DDR4参考设计
-FPGA引脚排列
尺寸
199.996mm*199.9996mm
功耗
60W(根据用途,以实测值)
硬件框图
主要应用场景
通信应用场景
5G及LTE无线技术:通过Zynq RFSoC,无线基础设施制造商可实现显著的占板面积及功耗减少,这对后期MIMO技术的发展至关重要
卫星通信:设计人员可通过在Zynq UltraScale+RFSoC 中使用直接RF采样、高灵活、可重构逻辑及软件可编程性,为信号生成和信号分析构建高速度的多功能仪器。
雷达应用场景
雷达信号处理和数据链:具有16通道ADC和16通道DAC,可满足更大的应用需求,能够在预警场景下实现低时延收发,获得最佳相应时间。
测试于测量应用场景
设计人员可通过在Zynq UltraScale+RFSoC中利用RF采样、高灵活、可重构逻辑及软件可编程性,为信号生成和信号分析构建高速度的多功能仪器。