
verilog
文章平均质量分 67
戏声刺耳
希望能讲明白
展开
-
异步复位同步释放+上电自动复位
本次分享是笔者发现单纯采用两个时钟周期的异步复位同步释放无法满足一些ip的初始化需要导致ip工作不正常,正常来说基本所有的ip再ms级复位的情况下均能够满足复位条件,因此采用上电计时复位,计时周期为10ms;同时选择编译对仿真和上板进行区分,在仿真中,生成10ms仿真的时间远超现实时间的10ms,为了不影响上板功能同时不影响仿真效率,采用。200Mhz的输入时钟。系统全局同步复位信号。原创 2024-06-24 22:04:45 · 236 阅读 · 0 评论 -
为什么要使用XPM?(持续更新中)
XPM全称是Xilinx Parameterized Macros,也就是Xilinx的参数化的宏,跟原语的例化和使用方式一样原创 2024-06-11 21:38:26 · 2316 阅读 · 1 评论 -
解决了vscode不支持vivado模块间跳转的插件
注:建议完整看完功能演示后再使用,否则可能会莫名调整自身使用习惯实现了verilog代码格式化功能(变量对齐,逗号对齐,括号对齐),加入位宽配置功能。功能触发:按下:输入verilog。快捷键CTRL + L;一键例化功能,例化的代码自动复制到剪切板。功能触发:按下:输入。一键tb功能:按下:输入ucf转xdc文件: 3.1 正常顺序转换;功能触发:按下:输入 Convert UCF to XDC NORMAL ORDER。3.2 可实现序号的从小到大的排列。功能触发:按下:输入;原创 2024-03-11 12:59:20 · 1258 阅读 · 2 评论