基于FPGA的USB高速数据采集系统(免做上位机)

本篇分享基于FPGA的USB高速数据采集系统,上位机软件采用赛普拉斯官方提供的上位机软件,实现前端AD的采集,经过FPGA处理之后通过USB传输到上位机,将数据保存下来,然后通过MATLAB可以将AD采集的数据波形绘制出来。

如下图所示为整体解决方案示意图:
在这里插入图片描述
如下图所示为整体硬件方案搭建:
在这里插入图片描述
如下图所示为硬件各个模块(各个模块讲解详见往期文章,或者关注B站视频):
在这里插入图片描述

如下图所示为保存AD采集回来数据的上位机界面:
在这里插入图片描述
如下图所示是数据需要保存的格式(txt):
在这里插入图片描述
如下图所示是matlab需要编写的程序界面,用于绘制波形数据:
在这里插入图片描述
如下图所示,matlab绘制的波形,分别为200KHz和2MHz的正弦信号:
在这里插入图片描述在这里插入图片描述
如果对本篇有疑问的可以在视频下方留言或者添加本人QQ:2859340499,欢迎咨询。

评论 3
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值