
FPGA
文章平均质量分 58
命里难说
这个作者很懒,什么都没留下…
展开
-
阻塞赋值于非阻塞赋值
阻塞赋值与非阻塞赋值:提示:这里可以添加学习目标例如: 一周掌握 Java 入门知识阻塞赋值:"="a=1,b=2,c=3begina=b+1;b=a+2;c=a-1;enda=3,b=5,c=2非阻塞赋值:"<="相当于先执行等式的右边的语句,到end时再进行赋值a=1,b=2,c=3begina <=b+1;b <=a+2;c <=a-1;enda=3,b=3,c=0非阻塞赋值只能用于寄存器类型变量进行赋值,因此只用于"initi原创 2022-03-11 16:19:44 · 605 阅读 · 0 评论 -
FPGA中latch
关于latchlatch简介异步电路与同步电路latch的危害几种产生latch的情况latch简介Latch 即锁存器,是一种存在异步电路系统中,对输入信号电平敏感的单元,用来存储信息。锁存器在数据未锁存时,输出端的信号随输入信号变化,就像信号通过一个缓存器,一旦锁存信号有效,则数据被锁存,输入信号不起作用。latch可以在没有时钟的情况下进行数据的存储。在异步电路中可以替代寄存器进行数据的存储。异步电路与同步电路异步电路:主要是组合逻辑电路,用于产生FIFO或RAM的读写控制信号脉冲,但也同原创 2022-03-10 15:04:48 · 1545 阅读 · 0 评论