简谈拉电阻

前言

电路设计中经常设计到拉电阻的概念,与常用的GPIO口的配置也息息相关,网上也有很多的总结,不多累述。简单的总结拉电阻相关的一些概念。

拉电阻

拉电阻分为上拉电阻(pull up)和下拉电阻(pull down),其最基本作用是:将不确定的信号通过一个电阻钳位到高电平(pull up)或者低电平(pull down),无论具体用法和阻值如何,基本作用原理都是这个。

弱拉和强拉

根据拉电阻的阻值大小,我们还可以分为强拉或弱拉,强拉电阻阻值较小,弱拉阻值较大。芯片内部集成的拉电阻通常都是弱拉。
弱拉,外接的电阻大,意味着电平比较难改变,改变其电平也比较慢。所以称为弱拉。
强拉,外接的电阻小,意味着电平很快就能到我们想钳位的电平。所以称为强拉。

上拉和下拉

上拉和下拉取决与,外接电阻接的电源,如果接VCC,称为上拉,如果接在GND,称为下拉。

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值