
FPGA学习
文章平均质量分 57
sysrst
这个作者很懒,什么都没留下…
展开
-
GMII或者RGMII如何转换成XGMII
如下图是我截取传输ICMP协议的XGMII的数据格式与GMII的数据格式。其中他们有各自的时钟(这里可以将收到的钟送给输出的钟),数据位宽为32bit,另外有4位分别表示他们的符号控制位,这4位控制位对应数据的32bit,以一个8位数据位对应一个控制位的一位。从上图可以看出,除了空闲帧的区别,前导码也发生了改变,将最开始的一个8’h55替换为了8‘hfb,并且在数据的结尾增加了一个8位的结束控制符8’hfd。而GMII和RGMII他们的应用比较广,其他网友的介绍也比较详细,这里就不做过多的介绍。原创 2024-04-18 17:09:24 · 955 阅读 · 0 评论 -
FPGA 片内 RAM 读写测试
这段读代码的潜在意思就是当我地址写到511时,读地址就会在下一个时钟周期切换的到0地址,而下一个时钟周期才去写0地址的数据。而在写0地址这个时钟周期,读地址还是保持在读0地址,因此当下一个时钟到来的时,读地址还是会读0地址的数据,这个时候以及后面时钟周期读出来的数据就是正确的。也就是当我在写0地址的时候,你不要来读0地址的数据,而是保持你上一个周期的读地址。那是因为当我们正在写0地址的时候,这个时候又同时去读0地址的数据,而这时候的数据还保留的是上一个周期时的数据。RAM,也就是伪双口RAM。......原创 2022-07-20 11:28:37 · 2033 阅读 · 0 评论 -
多芯片同步技术解决措施
AD/DA多芯片同步处理技术原创 2022-07-12 17:36:37 · 1598 阅读 · 0 评论 -
数字IC前端设计入门----之环境搭建
数字IC前端设计入门教程原创 2022-06-13 01:02:39 · 1508 阅读 · 9 评论 -
基于Xilinx DDR3的IP核初始化失败的问题
我遇到这个现象,但愿对你的设计有帮助。硬件设计上用的是两片SM41J256M16M进行拼接的。再生成IP的时候也就是32bit的数据位。其它都是常规操作。IP生产完成后直接跑一下官方的example是没有问题的。...原创 2022-03-18 17:28:27 · 5805 阅读 · 13 评论 -
xapp1247中文版
以下内容是作者通过谷歌翻译的,有需要翻译原本文档可以私信,供分享!Summary本应用笔记涵盖了使用以下工具构建成功的MultiBoot设计的关键概念:串行外围设备接口(SPI)配置模式下的7系列FPGA。 7系列MultiBoot功能允许FPGA应用程序在以下控制下加载两个或多个FPGA位流FPGA应用程序。使用FPGA实现MultiBoot功能的分步说明比特流设置,触发回退的方法以...翻译 2019-09-27 00:04:37 · 4048 阅读 · 0 评论