计算机仿真课程设计
ASIC 逻 辑 综 合 实 验
标 准 实 验 报 告
《电子设计自动化技术》课程组
一、设计名称
数字显示电子钟
二、设计原理
本实验设计的芯片主要完成简单的数字钟功能的行为,将该芯片与电源连接便可达到电子钟的效果。
芯片实现的整个过程如下:先接一个4Mhz的晶振,然后经过分频,分别得到1hz和250hz的信号。然后把1hz的信号接入整个计数系统电路中,通过控制不同的按键可以改计
数以达到校时的功能!秒,分,时可以通过六个七段数码管显示!其扫描频率是250hz!
三、设计功能块结构图
如上图所示:
电子钟主要由四个组成部分:时基分频器,计时器,显示电路,控制电路,实验通过
4Mhz时钟,分频产生s(秒)时钟,对秒进行计数,并通过led数码管进行扫描显示。
1:时基分频器:对基本时钟(4Mhz)进行分频得到秒时钟(s)和扫描时钟(250hz)。
2:计时器:主要包括s计时器(60进制)、min计时器(60进制)、hr计时器(12进制)。
3:显示电路:用6位扫描数码管显示(七段数码管),扫描始终用250hz。
4:控制电路:对电子表进行起停和复位,清零的控制。
四、综合后的报告:
1、specify clock
Period 50
Edge rising 5.00 falling 5.00
2、map design
Map effort medium
Area effort medium
3、综合后的报告截图
面积报告如下:
四:时序报告
(DELAYFILE
(SDFVERSION "OVI 2.1")
(DESIGN "shuzizhong")
(DATE "Tue Apr 21 01:02:55 2009")
(VENDOR "IC05CScore_33_typ")
(PROGRAM "Synopsys Design Compiler cmos")
(VERSION "X-2005.09-SP2")
(DIVIDER /)
(VOLTAGE 3.30:3.30:3.30)
(PROCESS "TYPICAL")
(TEMPERATURE 25.00:25.00:25.00)
(TIMESCALE 1ns)
(CELL
(CELLTYPE "shuzizhong")
(INSTANCE)
(DELAY
(ABSOLUTE
(INTERCONNECT U486/YN U567/A (0.000:0.000:0.000))
(INTERCONNECT hour2_reg\[3\]/Q U567/B (0.000:0.000:0.000))
(INTERCONNECT hour2_reg\[1\]/Q U566/A (0.000:0.000:0.000))
(INTERCONNECT U528/YN U566/B (0.000:0.000:0.000))
(INTERCONNECT U483/YN U565/A (0.000:0.000:0.000))
(INTERCONNECT hour1_reg\[3\]/Q U565/B (0.000:0.000:0.000))
(INTERCONNECT hour1_reg\[1\]/Q U564/A (0.000:0.000:0.000))
(INTERCONNECT minite1_reg\[3\]/Q U561/B (0.000:0.000:0.000))
(INTERCONNECT minite1_reg\[1\]/Q U560/A (0.000:0.000:0.000))
(INTERCONNECT U525/YN U560/B (0.000:0.000:0.000))
(INTERCONNECT U507/YN U559/A (0.000:0.000:0.000))
(INTERCONNECT second2_reg\[3\]/Q U559/B (0.000:0.000:0.000))
(INTERCONNECT second2_reg\[1\]/Q U558/A (0.000:0.000:0.000))
(INTERCONNECT U534/YN U558/B (0.000:0.000:0.000))
(INTERCONNECT U500/YN U557/A (0.000:0.000:0.000))
(INTERCONNECT second1_reg\[3\]/Q U557/B (0.000:0.000:0.000))
(INTERCONNECT second1_reg\[1\]/Q U55