差分编码解析以及FPGA实现

本文介绍了差分编码的基本原理,详细解释了差分编码的运行机制,并提供了使用Verilog实现差分编码的具体代码示例。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

1、差分编码解析

绝对码bn(输入信号)001011000
相当码dn-1(dn延迟后的相对码)0(保证第一个输出就是绝对码本身)00110111
相对码dn(输出信号)0(输出初始值是绝对码)01101111

    差分编码的原则就是第一个输出的相对码就是绝对码本身,后面用本时刻的相对码与前一个相对码作差(实际就是异或)得到输入信号绝对码,通过上表可以很清楚看出运行机制

  2、差分编码FPGA实现(verilog代码)

     显然,要想实现  差分编码的FPGA实现,需要有输出dn,dn需要初始值(一般为0),需要有dn的延迟值dn-1,而延迟对于verilog来说非常简单,因为阻塞赋值相对于非阻塞赋值本身就要延迟一个一个时钟,因此思路如下:


output dn;
input bn;
assign dn=dn-1^bn;
reg dn-1;
always@(posedge clk or negedge rst)
begin 
 if(!rst) dn-1<=0;
 else dn-1<=dn;
end

 

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值