文档介绍:
填空题
按IEEE754规范,一个浮点数由、、三个域组成,其中的值等于指数的加上一个固定。
在进行浮点加法运算时,需要完成为、、、、
和等步骤。
对阶时,使阶向阶看齐,使阶的尾数向移位,
每移一位,其阶码加一,直到两数的阶码相等为止。
提高加法器运算速度的关键是。先行进位的含义是。
现代计算机的运算器一般通过总线结构来组织。按其总线数不同,大体有、
和三种形式。
浮点运算器由和组成,它们都是运算器。只要求能执行运算,而要求能进行运算。
两个BCD码相加,当结果大于9时,修正的方法是将结果,并产生进位输出。
设有七位二进制信息码 0110101,则低位增设偶校验码后的代码为。
单项选择题
某数在计算机中用8421BCD码表示为0111 1000 1001,其真值是
A.789D B.789H C.1887D D.**********B
若某数x的真值为-0.1010,在计算机中该数表示为1.0110,则该数所用的编码方法是码
A.原 B.补 C.反 D.移
一个8位二进制整数,采用补码表示,且由3个“1”和5个“0”组成,则其最小值是
A.-127 B.-32 C.-125 D.-3
下列数中最小的数为
A.101001B B.52Q C.29D D.233H
简答题
说明定点运算器的主要组成
说明双符号位法检测溢出的方法
计算与分析题
将十进制数(24/512)表示成浮点规格化数,要求阶码4位(含符号),移码表示;尾数6位(含符号),用补码表示
写出十进制数-5的IEEE754编码
教材P69-5.1:已知x和y,用变形补码计算x+y,同时指出结果是否溢出
X=0.11011,y=0.00011
教材P70-7.1:试用原码阵列乘法器、补码阵列乘法器、直接补码并行乘法计算x×y
X=0.11011,y=-0.11111
教材P70-8.1:用原码阵列除法器计算x÷y
X=0.11000,y=-0.11111
教材P70-9.1:设阶码3位,尾数6位,按浮点运算方法,完成以下取值的[x+y]、[x-y]运算
X=2-011× 0.100101,y=2-010 ×(-0.011110)
填空题
符号位S,阶码E,尾数M,阶码E,真值e,偏移值
零操作数检查,对阶,尾数求和,结果规格化,舍入处理,溢出处理
小,大,小,右,右
降低进位信号的传播时间,低有效位的进位信号可以直接向最高位传递
单总线结构,双总线结构,三总线结构
阶码运算器,尾数运算器,定点,阶码运算器,加法和减法,尾数运算器,加、减、乘、除
加6
01101010
选择题
A
B
C
C
简答题
ALU,寄存器,多路选择器,移位器,数据通路等
在数据运算前将符号位照样再写一次,构成双符号位。运算后,如果双符号位状态=00,表示结果为正,无溢出;=11,表示结果为负,无溢出;=01,表示结果为负,有溢出;=10,表示结果为正,有溢出。
计算与分析题
(24/512)D=(16+8)×2-9 = 11000B ×2-9 =0.11000 ×2-4
阶码用补码表示为 1100,用移码即0100;整个数据表示即: 0 0100 11000
-5D = -101B
在IEEE754规
内容来自淘豆网www.taodocs.com转载请标明出处.