东北大学秦皇岛分校
计算机组成原理课程设计
专业名称班级学号学生姓名指导教师设计时间
课程设计任务书
专业:: 学生姓名:
设计题目:指令系统及七段译码器设计
一、设计实验条件
硬件:PC机
::VHDL
二、设计任务及要求
:19指令;
4位BCD码加法器
要求:结构:单总线,数据总线、;
:内存容量K*8bit
控制器:用硬连线控制器实现操作控制信号
:单累加器,实现加、减操作
:
——输入:用开关输入二进制量
——输出:数码管和LED显示
规模:指令,类型,寻址方式三、设计报告的内容
指令系统设计:
课程设计要设计的指令是第19指令,要清楚各条的功能、指令类型寻址方式等内容,本次设计用到的指令的相关内容如表
表1 本次要设计的指令
指令类型功能19SUBC A, MM算术运算指令从累加器A中减去寄存器MM地址的值,减进位25OR A, R?逻辑运算指令累加器A“或”寄存器 R?的值42JZ MM逻辑运算指令当零标志R_Z=1时,跳转到MM地址
2、模型机硬件设计:
因为计算机输出的是BCD码,要想在数码管上显示十进制数,就必须先把BCD码转换成 7 段字型数码管所要求的代码。我们把能够将计算机输出的BCD码换成 7 段字型代码,并使数码管显示出十进制数的电路称为“七段字型译码器”。
逻辑电路设计:位BCD码加法器加法器定义实现多位二进制数相加的电路称为加法器, 它能解决二进制中1+1=10 的功能。
【系统设计】
模型机逻辑框图
图1 整机逻辑框图
图2 芯片引脚
CPU逻辑框图指令系统设计
及寻址方式见表
微操作控制信号
指令执行流程
流程如