1.一种基于申威芯片的国产服务器主板的实现方法,其特征在于:具体包括申威1621处理器、安全I/O模块ICH2、IPMI卡、千兆以太网芯片I350、PEX 8748芯片和CPLD模块;
所述申威1621处理器集成了八组DDR3存储控制器接口和两路PCIE接口;
所述申威1621处理器包含两组PCI-E接口,两组所述PCI-E接口分别为PCIE2.0 X4和PCIE3.0 X8,所述PCIE2.0 X4信号外接千兆以太网I350,所述PCIE3.0 X8接口接PEX 8748芯片;
所述申威1621处理器包括IIC和SPI信号,所述IIC和所述IPMI卡连接,实现处理器温度监控,所述SPI信号与SPI FLASH连接,所述SPI FLASH另一端与所述IPMI卡连接,实现远程启动;
所述千兆以太网I350芯片通过所述PCIE2.0 X4信号与申威1621芯片连接;
所述PEX 8748芯片包含48路、12个PCIE3.0接口的PCIE桥芯片;所述PEX 8748芯片与所述IPMI卡、所述CPLD、所述申威1621处理器相连接;
PEX 8748芯片通过所述PCIE3.0 X8信号与申威1621芯片连接,所述PCIE2.0 X4拥有两路,一路所述PCIE2.0 X4信号与所述安全I/O模块ICH2连接,另一路所述PCIE2.0 X4信号与IPMI卡连接;
所述IPMI卡包含两路USB2.0、一路LPC和安全I/O模块ICH2;所述IPMI卡通过连接器接入底板,与所述PEX 8748以及所述CPLD相连接,所述IPMI卡为监控系统;
所述安全I/O模块ICH2包括JTAG接口、RTC信号、四个USB3.0座、三个SATA3.0座,所述安全I/O模块使用了其中的PCIe模块,USB模块,SATA模块,RTC模块,JTAG模块,IIC模块,SPI模块,串口模块,上述中的子模块分别与其对应的电路进行相连,完成对应的功能。
所述CPLD模块通过GPIO与所述IPMI卡连接,所述CPLD模块外接JTAG座和板级上电复位;
所述CPLD模块与全板多个电源转换芯片和所述IPMI卡相连接。
2.如权利要求1所述的一种基于申威芯片的国产服务器主板的实现方法,其特征在于:所述千兆以太网I350芯片转出了四路所述千兆以太网,四路所述千兆以太网通过两个RJ45座RMG47A-BC35-FE0-0R,实现引出作用:
所述千兆以太网I350芯片的参考时钟使用25MHz晶体,且晶体要求精度+/--100ppm。
3.如权利要求1所述的一种基于申威芯片的国产服务器主板的实现方法,其特征在于:所述PEX 8748芯片起到了为所述申威1621芯片、所述安全I/O模块ICH2和所述IPMI卡串联通信以及扩展PCIE插槽的作用。
4.如权利要求1所述的一种基于申威芯片的国产服务器主板的实现方法,其特征在于:所述IPMI卡通过SODIMM插槽与服务器主板连接。
5.如权利要求1所述的一种基于申威芯片的国产服务器主板的实现方法,其特征在于:所述IPMI卡通过两路所述USB2.0和一路LPC与所述安全I/O模块ICH2连接;
所述IPMI卡通过所述GPIO与所述CPLD模块连接;
所述IPMI卡通过一路所述PCIE2.0 X4信号与所述PEX 8748芯片连接;
所述IPMI卡通过所述SPI信号与所述SPI FLASH连接;
所述IPMI卡通过所述JTAG接口与所述IIC信号和所述申威1621芯片连接;
所述IPMI通过卡相底板引出VGA接口、UART接口、RJ45接口和FAN*8信号。
6.如权利要求1所述的一种基于申威芯片的国产服务器主板的实现方法,其特征在于:所述安全I/O模块ICH2通过所述LPC信号与所述SPI FLASH连接;
所述通过全I/O模块ICH2通过PCIE2.0 X4与PEX 8748芯片连接。