实验三 数据通路组成实验
一 实验目的
1.进一步熟悉计算机的数据通路
2.将双端口通用寄存器堆和双端口存储器模块连接,构成新的数据通路
3.掌握数字逻辑电路中的一般规律,以及排除故障的一般原则和方法
4.锻炼分析问题和解决问题的能力,在出现故障的情况下,独立分析故障现象,并排除故障.
二 实验电路
数据通路实验电路图如图所示。它是将双端口存储器模块和双端口通用寄存器堆模块连接在一起形成的。存储器的指令端口(右端口)不参与本次实验。通用寄存器堆连接运算器模块,本次实验涉及其中的DRl。
由于双端口存储器是三态输出,因而可以直接连接到DBUS上。此外,DBUS还连接着通用寄存器堆。这样,写入存储器的数据由通用寄存器提供,从RAM中读出的数据也可以放到通用寄存器堆中保存。
本实验的各模块在以前的实验中都已介绍,请参阅前面相关章节。注意实验中的控制信号与模拟它们的二进制开关的连接。
三、实验设备
1. TEC-5计算机组成原理实验系统1台
2. 逻辑测试笔一支(在TEC-5实验台上)
3. 双踪示波器一台(公用)
4. 万用表一只(公用)
四、 实验任务
1.将实验电路与控制台的有关信号进行连接。
2.用8位数据开关SW7-SW0向RF中的四个通用寄存器分别置入以下数据:R0=OFH,R1=0F0H,R2=55H,R3=0AAH.
3.用8位数据开关向AR送入地址0FH,然后将R0中的数据0FH写入双端口存储器中.用同样的方法,依次将R1,R2,R3中的数据分别置入RAM的0F0H,55H,0AAH单元.
4.分别将RAM的0AAH单元数据写入R0,55H单元数据写入R1,0F0H单元数据写入R2,0FH单元数据写入R3.然后将R0-R3中的数据读出,验证数据的正确性,并记录数据.
五、实验要求
1. 做好实验预习,掌握实验电路的数据通路特点和通用寄存器堆的功能特性和使用方法。
2. 写出实验报告,内容是:
(1)实验目的。
(2)写出详细的实验步骤、记录实验数据及校验结果。
(3)其他值得讨论的问题。
六、实验步骤及结果
任务1:接线
数据通路
RS0
RS1
RD0
RD1
WR0
WR1
LDRi
LDDR1
模拟开关
K0
K1
K2
K3
K4
K5
K6
K7
数据通路
RS_BUS#
SW_BUS#
ALU_BUS#
RAM_BUS#