北京工业大学计算机试题,北京工业大学计算机学院 《数字逻辑》闭卷试题(A卷)...

这是一份来自北京工业大学计算机学院2009年的《数字逻辑》闭卷试题,包含了数制转换、代码转换、补码和反码计算、逻辑表达式简化、校验码计算、Verilog HDL语法等多个方面的题目。试题旨在考察学生对数字逻辑基础知识的掌握和应用能力。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

北京工业大学计算机学院 《数字逻辑》闭卷试题(A卷)

北京工业大学计算机学院

《数字逻辑》闭卷试题(A卷)

考试时间:2009 年1 月8 日13 时30 分至15 时05 分

学号:姓名:成绩:_ 题号:一二三四

得分:

一、填空题(每空2分,共26分)

1. 完成下列数制转换

( 44.5 )10= ( )2( 10000111 )2 = ( )8

2. 完成下列代码转换

( 409 )10→( )8421码→( )余3码

3. 已知[X]补= 10001101,求

[X]反= [X]原=4. 已知某数为( 1A )16 ,则对应的2421码表示为( )2421。

5. 已知F=A+B (+D),按规则求得F ’=6. 已知信息码为( 0010110 )2,按奇校验约定发送时,校验位的值是。

7. 已知F =Σm3( 0,1,3,5 ) ,则其反函数F =Σm3( ) 。

8. 在VerilogHDL中,已知A=4’b1001,B=4’b1000,则A&&B= 。

9. 在VerilogHDL的always过程中被赋值的变量一定要定义成10. 同步时序电路的基本特征

是。

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值