ARM9 嵌入式系统设计与开发教程

本文介绍了S3C2410处理器中的两个锁相环(PLL)——MPLL和UPLL的功能及其配置。MPLL用于产生核心时钟Fclk、AHB总线时钟Hclk及APB总线时钟Pclk,这些时钟对于处理器的运行至关重要。

4.3.1

image 

MPLL 产生主时钟,UPLL主从usb功能时钟

image

bank6和bank7大小必须相等

image

 

 

4.3.2 特殊功能寄存器

特殊功能寄存器从0x4800 0000开始

 

http://blogold.chinaunix.net/u2/78338/showart_1165864.html

s3c2410有两个pll(phase locked loop,锁相环,在高频中学过,可以实现倍频,s3c2410的高频就是由此电路产生的)。其中一个是MPLL,M即为main,用来产生三种时钟信号:Fclk(给CPU核供给时钟信号,我们所说的s3c2410的cpu主频为200MHz,就是指的这个时钟信号,相应的,1/Fclk即为cpu时钟周期)、Hclk(为AHB bus peripherals供给时钟信号,AHB为advanced high-performance bus)、Pclk(为APB bus peripherals供给时钟信号,APB为advanced peripherals bus)。

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值