FPGA开发(2)

1. 通常SPI通信的验证流程:

2. 对于主机而言,这里的FPGA为从机,而我们最关心SPI_CS,SPI_CSK,SPI_MISI这三个信号。SPI_CS为片选使能端,片选有效时FPGA才可以接受数据。

此时,根据SPI_CSK的上升沿来依次从MSB到LSB捕捉8位的SPI数据。

新建文件夹,新建工程,移植全局时钟管理模块,led显示模块。

新建spi_receiver模块

  由于SPI_CSK的检测需要两个D触发器,为了保证SPI总线数据的同步,其它信号、数据也需要经过2级D触发器寄存输出同步。下面是代码部分:

 

转载于:https://www.cnblogs.com/themachine/p/5238959.html

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值