CPLD/FPGA/Verilog_Verilog指令_assign用法

本文详细介绍了Verilog中的assign指令用法,包括作为信号量输出、通过寄存器连续赋值、拼接数据位以及根据条件赋值。通过实例展示了assign在不同情况下的应用,并对比了使用assign和always语句在电路设计中的差异和实用性。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

转自:http://blog.youkuaiyun.com/yangtalent1206/article/details/6422701

一、引入语法的概念

 1、只有寄存器类型的信号才可以在always和initial 语句中进行赋值,类型定义通过reg语句实现。
  2、always 语句是一直重复执行,由敏感表(always 语句括号内的变量)中的变量触发。
  3、always 语句从0 时刻开始。
  4、在begin 和end 之间的语句是顺序执行,属于串行语句。

 

二、总结下几种assign用法:

1.作为信号量输出,通过寄存器连续赋值

output [3:0]oLED;


//internal signal


reg [3:0]sr_LED; //用独热码表示LED亮灯位置。


assign  oLED[3:0] = ~ sr_LED[3:0]; //向LED灯接口输出信号。

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值