latency与delay概念的区别

本文详细解析了FPGA设计中的两个核心概念——Latency与Delay,并阐述了它们之间的区别。Latency意指数据从输入到有效输出间的时钟周期数,而Delay则指信号传递过程中产生的额外时间消耗。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

 latency与delay是FPGA设计中常用到的两个概念,可惜国内很多资料将二者混淆,都翻译为延时,这是不确切的。   latency意思是潜伏,比如,第四个时钟才用的数据,但该数据已在时钟1输出,为此,采用某种方法,如D触发器级联等,使该数据在1、2、3时钟器件淹没(输出端看不到),即为潜伏。   delay是指数据应在时钟1输出,但却在时钟2输出,这就是延时,延时有线延时,门级延时等,大多数情况下是不期望的。

转载于:https://my.oschina.net/u/3503613/blog/1604368

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值