计算机用户界面英文,计算机主板CMOS界面英文翻译(2)

(三)advanced chipset setup(高级芯片组设置)

┌——————————————————————————————————┐

│ amibios setup program—advanced chipset setup │

2008-6-22 04:19 回复

59.40.215.* 3楼

│ (c 1992 american megatrends inc,all rights reserved │

├—————————————————┬————————————————┤

│auto config function isable │dram read/write wait state: 1w/s│

│dram speed :solwest │cache read/write wait state:0w/s│

│dram write cas pluse width :2t │system bios cacheable :enable │

│cache up date scheme: wb │vedio bios cacheable isable │

│tag ram includes dirty:enable │ │

│cache write cycle :3t │ │

│cache burst read cycle :2t │ │

│at bus clock selection:sclk/4 │ │

│non-cacheable block1 size:128k │ │

│non-cacheable block1 base:00a0000h│ │

│non-cacheable block2 size:256k │ │

│non-cacheable block2 base:00c0000h│ │

│fast gate a20 option:enable │ │

│dram hidden refresh :enable │ │

│i/o recovery select :1at cycle │ │

└—————————————————┴————————————————┘

┌——————————————————————————————————┐

│ amibios setup program—advanced chipset setup │

│ (c 1992 american megatrends inc,all rights reserved │

├—————————————————┬————————————————┤

│自动设置功能 : 无效 │内存读写等待周期 :1 w/s │

│内存速度选择 : 最慢 │cache读写等待周期:0 w/s │

│内存写入时列选择cas信号脉冲宽度:2t│系统bios是否进行cache:有效 │

│cache数据更新方式 :回写式 │视频bios是否进行cache:有效 │

│tag cache 包含dirty │ │

│cache 写周期 :3t │ │

│cache 突发读周期 :2t │ │

│总线时钟选择 :sclk/4 │ │

│屏蔽cache区域块1的大小 :128k │ │

│屏蔽cache区域块1的起始地址:0010000│ │

│屏蔽cache区域块2的大小:256k │ │

│屏蔽cache区域块1的起始地址:00c0000│ │

│快门a20的选择:enable │ │

│内存隐含刷新:有效 │ │

│i/o 恢复时间选择 :1at cycle │ │

└—————————————————┴————————————————┘

注释:

1. auto config function:enable自动设置功能,建议值:有效.若有效,则bios对下面的某些项自动设置(一般对dram和cache的有关参数自动设置)若无效,则下面的所有项均由用户自行设置

2、dram speed:slowest

内存速度,要根据cpu的速度选择。该项在别的bios中已不多见

3、dram write cas pluse width :2t内存写入时列选择cas信号脉冲宽度:2t

因地址空间是2维的,访问某一个单元需要行ras信号和列选择cas信号同时起作用才能确定该单元,对于dx50的cpu,可选为2t,其它均选1t。

4、cache up date scheme: wb

5、tag ram includes dirty:enable

cache 数据更新方式有write-back 和write-through之分,前者效率更高,但覆盖面只有后者的一半,另外,如为write-back方式,还需一片tag ram,即第六项应为enable,否则为disable

6、cache write cycle :3t

7、cache burst read cycle :2t

这两项以及第二、第三项都需根据cpu的速度来选择,这几项都可以用自动设置功能来自动设置,用户很难自行确定一个最佳值。

8、at bus clock selection:sclk/4即总线时钟选择

明确以下三种时钟概念:

. at总线时钟(isa扩展槽时钟, 8mhz

. 系统时钟(cpu外部频率,即主板工作时钟

. cpu工作时钟(cpu内部频率

如:80486dx4-100 cpu,则三个时钟分别是8mhz,33mhz,100mhz

即at clock=system clock/4此时可选 sclk/4

又如:80486dx2-50 cpu,则三个时钟分别是8mhz,25mhz,50mhz

即at clock=system clock/3此时可选 sclk/3

9、non-cacheable block1 size:128k

non-cacheable block1 base:00a0000h

non-cacheable block2 size:256k

non-cacheable block2 base:00c0000h

(1有的内存区域可能不希望受到cache的作用影响,这时可用来设置来屏蔽这些区域

(2如可以对显示缓冲区和显示卡dbios区作屏蔽cache处理,以下是参考值:

屏蔽cache区号 大小 起始地址

1 128kb 00a0000h

2 256kb 00c0000h

(3当出现显示紊乱或其它接口卡工作不正常时,可以试试将这些卡所占用的区域进行cache屏蔽,有时可能排除故障。

10、fast gate a20 optionisable是否使用a20

该选项与dos无关 ,当设置为enable,则可优化os/2操作系统的环境。

11、dram hidden refresh :enable

内存隐含刷新方式 ,建议值:有效 dram有传统的刷新方法和隐含刷新两种,前者慢,后者快。

12、i/0 recovery time: 1 at cycle

总线i/0恢复时间,可选与at clock 时钟相同或更长些,如,1at cycle,或是2at cycle

13、dram read/write wait state: 1w/s

内存读写等待时间原则:快速cpu与慢速dram,等待时间应更长可选2w/s,1w/s,慢速cpu与快速dram,则应为1w/s或0w/s

例: 80486dx50 与-70ns 应选 1w/s

14、cache read/write wait state :0w/s

cache 读/写等待时间与dram相同,选 0w/s,速度会更快,但cpu与cache速度应相配,如- 20ns

cache,486dx50可选0w/s

(四)Change Password设置口令

若已有口令存在则显示如下

enter current password

enter new passwordnew password installed若没有口令存在,则从第二步开始 (五)auto detect hard disk自动侦察硬盘参数画面1. auto detection in progress 正在侦测画面2. cyl head wp lz sec sizehard disk c: type 47=user type 1011 15 0 1011 44 326

标题“51单片机通过MPU6050-DMP获取姿态角例程”解析 “51单片机通过MPU6050-DMP获取姿态角例程”是一个基于51系列单片机(一种常见的8位微控制器)的程序示例,用于读取MPU6050传感器的数据,并通过其内置的数字运动处理器(DMP)计算设备的姿态角(如倾斜角度、旋转角度等)。MPU6050是一款集成三轴加速度计和三轴陀螺仪的六自由度传感器,广泛应用于运动控制和姿态检测领域。该例程利用MPU6050的DMP功能,由DMP处理复杂的运动学算法,例如姿态融合,将加速度计和陀螺仪的数据进行整合,从而提供稳定且实时的姿态估计,减轻主控MCU的计算负担。最终,姿态角数据通过LCD1602显示屏以字符形式可视化展示,为用户提供直观的反馈。 从标签“51单片机 6050”可知,该项目主要涉及51单片机和MPU6050传感器这两个关键硬件组件。51单片机基于8051内核,因编程简单、成本低而被广泛应用;MPU6050作为惯性测量单元(IMU),可测量设备的线性和角速度。文件名“51-DMP-NET”可能表示这是一个与51单片机及DMP相关的网络资源或代码库,其中可能包含C语言等适合51单片机的编程语言的源代码、配置文件、用户手册、示例程序,以及可能的调试工具或IDE项目文件。 实现该项目需以下步骤:首先是硬件连接,将51单片机与MPU6050通过I2C接口正确连接,同时将LCD1602连接到51单片机的串行数据线和控制线上;接着是初始化设置,配置51单片机的I/O端口,初始化I2C通信协议,设置MPU6050的工作模式和数据输出速率;然后是DMP配置,启用MPU6050的DMP功能,加载预编译的DMP固件,并设置DMP输出数据的中断;之后是数据读取,通过中断服务程序从DMP接收姿态角数据,数据通常以四元数或欧拉角形式呈现;再接着是数据显示,将姿态角数据转换为可读的度数格
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值