一、准备工作
新建工程


选择目标芯片:cycloneIVE系列的EP4CE11529C7


新建原理图文件
打开QuartusII,选菜单“File”一“New”,在弹出的“New-”对话框中选择“ Design Files” 的原理图文件编辑输入项“Block block diagram/scchematic File"


在编辑窗中调入元件,完成半加器的原理图输入
从“ Symbol”窗中选择需要的符号,或者直接在“name”文本框中键入元件名,如“and2”为2输入与门,点OK按钮,即将元件调入原理图编辑窗中。例如为了设计半加器,分别调入元件and2,not,xnor和输入输出引脚input和output。并如图用点击拖动的方法连接好电路。
FPGA设计入门-----1位全加器的设计
本文介绍了FPGA设计的基础,通过QuartusII设计了一个1位全加器。首先,选择了EP4CE11529C7作为目标芯片并创建了原理图文件。接着,详细说明了如何输入半加器的原理图,并进行了编译和设置为可调用元件。然后进行了半加器的仿真,设置输入波形并观察结果。在验证逻辑关系正确后,设计了全加器的顶层文件,将其设置为顶层项目并编译。最后,介绍了如何进行硬件测试,包括引脚绑定、硬件下载和在实际电路中的测试,成功实现了1位全加器的功能。

最低0.47元/天 解锁文章

被折叠的 条评论
为什么被折叠?



