hdu-5787-K-wolf Number-数位DP

http://acm.hdu.edu.cn/showproblem.php?pid=5787


题意:给L,R

求区间内有多少个数,满足 数位里, 每k位都是两两不同的。

数位DP 

dp5[20][a][b][c][d];   第一维是pos,后面四维表示当前pos位置之前的四位分别是什么

转移就是先判断  a,b,c,d,i是否合法,合法则可以转移。

要特殊处理的就是刚开始位数不足k位时,例如 00005,00010这样也是合法的,但是如果填零会炸掉(与真实的零冲突),所以,我们填10,

因为默认保证了遍历到第pos位时,前四个一定是合法的(即两两不同),因此判合法只需要判pos位和前四位都不同即可

#include <cstdio>
#include <cmath>
#include <cstring>
#include <string>
#include <algorithm>
#include <queue>
#include <map>
#include <set>
#include <vector>
#include <iostream>
using namespace std;
typedef long long  ll;
const long long maxn=11;
long long   dp5[20][maxn][maxn][maxn][maxn];
long long aa[20];
long long k;
bool ok(int a,int b,int c,int d,int e)
{
    if (k==2) return d!=e;
    if (k==3) return d!=e&&e!=c;
    if (k==4)return e!=d&&e!=c&&e!=b;
    if (k==5)return e!=d&&e!=c&&e!=b&&e!=a;
}

long long  dfs(int pos,int a,int b,int c,int d,int flag)
{
    long long ans=0;
    if (pos==0)      return d!=10;
    if (!flag && dp5[pos][a][b][c][d]!=-1 )
        return dp5[pos][a][b][c][d];
    int up;
    if (flag) up=aa[pos];
    else up=9;
    for (int  i=0; i<=up; i++)
    {
        int ff;
        if (!flag) ff=0;
        else
        {
            if (i==up) ff=1;
            else ff=0;
        }
        if (!i&&d==10) ans+=dfs(pos-1,10,10,10,10,ff);
        else if (ok(a,b,c,d,i))
            ans+=dfs(pos-1,b,c,d,i,ff);

    }
    if (!flag)
        dp5[pos][a][b][c][d]=ans;
    return ans;

}
long long  work(long long x)
{
    int len=0;
    while(x)
    {
        aa[++len]=x%10;
        x/=10;
    }
    return dfs(len,10,10,10,10,1);
}
int  main()
{
    memset(dp5,-1,sizeof dp5);

    long long tt,cas=0;
    // scanf("%lld",&tt);
    long long m;
    long long cnt=1;
    long long b,a;

    while (scanf("%lld%lld",&a,&b)!=EOF)
    {
        a-- ;
        memset(dp5,-1,sizeof dp5);

        scanf("%lld",&k);
        printf("%lld\n",work(b)-work(a));


    }
    return 0;
}


内容概要:本文详细介绍了基于FPGA的144输出通道可切换电压源系统的设计与实现,涵盖系统总体架构、FPGA硬件设计、上位机软件设计以及系统集成方案。系统由上位机控制软件(PC端)、FPGA控制核心和高压输出模块(144通道)三部分组成。FPGA硬件设计部分详细描述了Verilog代码实现,包括PWM生成模块、UART通信模块和温度监控模块。硬件设计说明中提及了FPGA选型、PWM生成方式、通信接口、高压输出模块和保护电路的设计要点。上位机软件采用Python编写,实现了设备连接、命令发送、序列控制等功能,并提供了一个图形用户界面(GUI)用于方便的操作和配置。 适合人群:具备一定硬件设计和编程基础的电子工程师、FPGA开发者及科研人员。 使用场景及目标:①适用于需要精确控制多通道电压输出的实验环境或工业应用场景;②帮助用户理解和掌握FPGA在复杂控制系统中的应用,包括PWM控制、UART通信及多通道信号处理;③为研究人员提供一个可扩展的平台,用于测试和验证不同的电压源控制算法和策略。 阅读建议:由于涉及硬件和软件两方面的内容,建议读者先熟悉FPGA基础知识和Verilog语言,同时具备一定的Python编程经验。在阅读过程中,应结合硬件电路图和代码注释,逐步理解系统的各个组成部分及其相互关系。此外,实际动手搭建和调试该系统将有助于加深对整个设计的理解。
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值