MSP430教程9:MSP430单片机时钟模块

本文详细介绍了MSP430微控制器的时钟模块构成,包括低速晶体振荡器LFXT1、高速晶体振荡器XT2等组件,并提供了不同应用场景下的时钟配置实例。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

MSP430的时钟模块由低速晶体振荡器LFXT1、高速晶体振荡器XT2MSP430X11X,MSP430X12X没有)、数字控制振荡器DCO、琐相环FLLMSP430X16X以上包括)和增强型琐相环FLL+等部件组成。

 

MSP430X1XX基本时钟模块有三个时钟输入源LFXT1CLK(低速32768Hz,高速450Hz8MHz)XT2CLK(450Hz8MHz)DCOCLK,提供以下三种时钟信号

1.ACLK辅助时钟:由LFXT1CLK信号经1248分频后得到,可以由软件选作各个外围模块的时钟信号,一般用于低速外设。

2.MCLK系统主时钟:MCLK可由软件选择来自LFXT1CLKXT2CLKDCOCLK三者之一,然后经1248分频得到,MCLK主要用于CPU和系统。

3.SMCLK子系统时钟:可由软件选自LFXT1CLKDCOCLKMSP430X11XMSP430X12X系列,因其不含XT2),或XT2CLKDCOCLK,然后经1248分频得到。SMCLK主要用于高速外围模块。

 

系统频率与系统的工作电压密切相关(MSP430工作电压1.8V~3.6V,编程电压2.7V~3.6V,所以不同的工作电压,需要选择不同的系统时钟。当两个外部振荡器失效时,DCO振荡器会自动被选作MCLK的时钟源。PUC信号之后,DCOCLK被自动选作MCLKSMCLK的时钟信号,LFXT1CLK被选作ACLK的时钟信号,根据需要MCLKSMCLK的时钟源可以另外设置。

控制时钟模块的三个寄存器为DCO控制寄存器DCOCTL、基本时钟系统控制寄存器1BCSCTL1、基本时钟控制寄存器2BCSCTL2

 

1.DCOCTL            

7           6           5        4          3        2        1         0  
 DCO2      DCO1       DCO0       MOD4      MOD3      MOD2     MOD1      MOD0

DCO.0~DCO.2    定义8种频率之一(DCO=0~DCO=8),可分段调节DCOCLK频率,相领两种频率相差10%

MOD.0~MOD.4   定义在32DCO周期中插入的fdco+1周期个数,而余下的周期为fdco周期,控制切换DCODCO+1选择的两种频率,如果DCO常数为7,表示已经选择最高频率,此时不能利用MOD.0~MOD.4进行频率调整。

DCOCTL POR后初始值为60H

 

2.BCSCTL1          

 7         6         5          4            3        2          1         
 XT2OFF    XTS     DIVA1       DIVA0       XT5V     RSEL2      RSEL1    RSEL0 

BCSCTL1初始值为84H

XT2OFF            控制XT2的开启和关闭
    0                  XT2
振荡器开启
    1                  XT2
振荡器关闭(默认)

XTS                控制LFXT1工作模式
    0                  
低频模式(默认)
    1                  
高频模式

DIVA1DIVA0  控制ACLK分频
   0          0      
不分频(默认)
   0          1       2
分频
   1          0       4
分频
   1          1       8
分频

XT5V                此位设置为0
RSEL0~RSEL2
三位控制内部电阻以决定标称频率
          0            
选择最低标称频率
         ...            ......
          7            
选择最高标称频率    

 

3.BCSCLK2          

7          6        5         4       3          2           1          0  
SELM1    SELM0    DIVM1     DIVM0     SELS      DIVS1      DIVS0       DCOR
SELM1 SELM0    
选择MCLK时钟源
     0         0          DCOCLK
(默认)
     0         1          DCOCLK
     1         0          LFXT1CLK
对于MSP430F11/12XXT2CLK对于MSP430F13/14/15/16X
     1         1          LFXT1CLK
DIVM1  DIVM0      
选择MCLK分频
     0         0          
不分频
     0         1          2
分频
     1         0          4
分频
     1         1          8
分频
  SELS                
选择SMCLK时钟源
     0                     DCLK
(默认)
     1                     LFXT1CLK
对于MSP430F11/12XXT2CLK对于MSP430F13/14/15/16X
DIVS1  DIVS0      
选择SMCLK分频
     0        0          
不分频
     0        1           2
分频
     1        0           4
分频
     1        1           8
分频
  DCOR                
选择DCO电阻
     0                    
内部电阻
     1                    
外部电阻

 

时钟模块的应用

 

一、设置MCLK=XT2SMCLK=DCOCLK,将MCLKP5.4输出(MSP430X14X中引脚P5.4MCLK复用)

#include  "msp430x14x.h"
void  main(void)
{
   unsigned int i;
   WDTCTL= WDTPW+WDTHOLD;    //Stop  watchdog to  prevent  to  overflow
   P5DIR  | =  0X10;                           //Set  P5.4 to output                          
   P5SEL | =  0X10;                           //Set  P5.4 to MCLK mode
   BCSCTL1 &= ~XT2OFF;                 //Enable XT2

   do{
   IFG1 & = ~OFIFG;                         //Clear OFIFG
   for(i=0xff;i>0;i--);                            //Set a delay
   }while(IFG1&OFIFG);                     //check-up the OFIFG
  
   BCSCTL2 | = SELM_2;                  //Set  XT2CLK the clock of MCLK

   for(;;);
}

 

二、 设置ACLK=MCLK=LFXT1=HF,将ACLKP2.0(复用)输出。

#include "msp430x14x.h"
void main(void)
{
   unsigned int i,j;
   WDTCTL = WDTPW+ WDTHOLD;
   P1DIR =0x02;
   P2DIR =0x01;
   P2SEL=0x01;
   BCSCTL1 | = XTS;

   do{
     IFG1 & = ~OFIFG;
     for(i=0xff;i>0;i--);
   }while(IFG1 & OFIFG);
  
   BCSCTL2 | = SELM_3;
  
   for(;;);
}

 

 

 

 

 

 

 

资源下载链接为: https://pan.quark.cn/s/22ca96b7bd39 在当今的软件开发领域,自动化构建与发布是提升开发效率和项目质量的关键环节。Jenkins Pipeline作为一种强大的自动化工具,能够有效助力Java项目的快速构建、测试及部署。本文将详细介绍如何利用Jenkins Pipeline实现Java项目的自动化构建与发布。 Jenkins Pipeline简介 Jenkins Pipeline是运行在Jenkins上的一套工作流框架,它将原本分散在单个或多个节点上独立运行的任务串联起来,实现复杂流程的编排与可视化。它是Jenkins 2.X的核心特性之一,推动了Jenkins从持续集成(CI)向持续交付(CD)及DevOps的转变。 创建Pipeline项目 要使用Jenkins Pipeline自动化构建发布Java项目,首先需要创建Pipeline项目。具体步骤如下: 登录Jenkins,点击“新建项”,选择“Pipeline”。 输入项目名称和描述,点击“确定”。 在Pipeline脚本中定义项目字典、发版脚本和预发布脚本。 编写Pipeline脚本 Pipeline脚本是Jenkins Pipeline的核心,用于定义自动化构建和发布的流程。以下是一个简单的Pipeline脚本示例: 在上述脚本中,定义了四个阶段:Checkout、Build、Push package和Deploy/Rollback。每个阶段都可以根据实际需求进行配置和调整。 通过Jenkins Pipeline自动化构建发布Java项目,可以显著提升开发效率和项目质量。借助Pipeline,我们能够轻松实现自动化构建、测试和部署,从而提高项目的整体质量和可靠性。
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值