
硬件
文章平均质量分 52
恋天的风
这个作者很懒,什么都没留下…
展开
-
【转载】新一代ESD保护器件不再需要VCC连接
引言本文引用地址: http://www.21ic.com/app/rf/201409/599110.htm由于其不断减少的处理节点,数字和模拟IC越来越容易受到静电放电 (ESD) 的损坏,因此为了保证充分的系统级ESD保护,离散式ESD保护二极管成为一种必需组件。过去,我们把VCC连接添加至二极管,目的是降低其结电容。随着新型二极管技术的出现,现在却不再需要。本文将向您介绍过去为什么需要VCC...转载 2018-07-09 11:38:06 · 1163 阅读 · 0 评论 -
LVDS,CML,LVPECL,VML之间接口电平转换(来自TI文档)
在平时的工作中,经常会接触到各种差分电平的转换,网上也有很多这样的资料,但发现有些混乱,所以找了TI的这份文档进行翻译,一是系统的归类一下,二是自己也能通过这个来加深理解和学习。这个文档对于各个电平的结构讲解的一般,很多是根据TI的器件来说的。但是其后半部分连接方式的讲解是非常有价值的,通过这部分可以从原理上了解匹配和偏置电路的搭建,强烈建议大家一读。1概要 随着通讯速度的提升,...原创 2018-10-16 14:02:18 · 4900 阅读 · 0 评论 -
Xilinx-7Series-FPGA高速收发器使用学习—概述与参考时钟篇
xilinx的7系列FPGA根据不同的器件类型,集成了GTP、GTX、GTH以及GTZ四种串行高速收发器,四种收发器主要区别是支持的线速率不同,图一可以说明在7系列里面器件类型和支持的收发器类型以及最大的收发器数量。 图一 Xilinx的7系列FPGA随着集成度的提高,其高速串行收发器不再独占一个单独的参考时钟,而是以Quad来对串行高速收发器进行分组,四个串行高速收发...转载 2018-10-16 15:32:31 · 845 阅读 · 0 评论 -
ISE14.7使用教程(一个完整工程的建立)
FPGA公司主要是两个Xilinx和Altera(现intel PSG),我们目前用的ISE是Xilinx的开发套件,现在ISE更新到14.7已经不更新了,换成了另一款开发套件Vivado,也是Xilinx的产品,intel的开发套件是Quartus II系列,我们实验室这两款公司的开发板都有,不过对于入门来说,选择ISE有两个原因,一是它比Vivado快多了,二是它和Quartus II相比不用...转载 2018-10-26 11:50:36 · 2958 阅读 · 0 评论 -
JTAG与SWD接口定义
原创 2018-10-30 14:30:50 · 16716 阅读 · 0 评论 -
eMMC
通俗的来说,eMMC=NAND闪存+闪存控制芯片+标准接口封装。本文大致做下边几个小结:(1)MMC与Host之间的连接连接由下图可见(2)eMMC和NAND Flash与Host的连接比较NAND Flash直接接入HostNAND Flash 直接接入 Host 时,Host 端通常需要有 NAND Flash Translation Layer,即 NFTL 或者 NA...转载 2018-11-18 14:18:43 · 766 阅读 · 0 评论 -
NOR flash 和NAND flash区别深入分析
闪存芯片读写的基本单位不同 应用程序对NOR芯片操作以“字”为基本单位。为了方便对大容量NOR闪存的管理,通常将NOR闪存分成大小为128KB或者64KB的逻辑块,有时候块内还分成扇区。读写时需要同时指定逻辑块号和块内偏移。应用程序对NAND芯片操作是以“块”为基本单位。NAND闪存的块比较小,一般是8KB,然后每块又分成页,页的大小一般是512字节。要修改NAND芯片中一个字节,必须重...转载 2018-11-18 14:28:38 · 577 阅读 · 0 评论 -
SPI相关知识讲解
CPOL:时钟极性。当CPOL=0时,串行同步时钟的空闲状态为低电平。 当CPOL=1时,串行同步时钟的空闲状态为高电平。CPHA:时钟相位。当CPHA=0时,在串行同步时钟的第一个跳边沿(上升或下降)对数据进行采样。 当CPHA=1时,在串行同步时钟的第二个跳边沿(上升或下降...原创 2019-01-18 18:24:06 · 1197 阅读 · 0 评论 -
USB的传输模式
usb中的endpoint(端点)和传输模式按照USB协议栈层次划分: 一个Host可以有多个Device 一个Device可以有多个Interface 一个Interface可以有多个Endpoint端点(Endpoint):端点位于USB 外设内部,所有通信数据的...转载 2019-01-22 15:24:12 · 558 阅读 · 0 评论 -
ISO的七层模型是什么?tcp/udp属于哪一层?tcp/udp有哪些优缺点?tcp/udp的使用场合?PPP协议属于哪一层协议?
1、OSI的七层模型是什么?ISO于1978年开发的一套标准架构ISO模型,被引用来说明数据通信协议的结构和功能。OSI在功能上可以划分为两组:网络群组:物理层、数据链路层、网络层使用者群组:传输层、会话层、表示层、应用层-------------------------------------------------------------------------------...转载 2019-03-03 21:15:09 · 2169 阅读 · 0 评论 -
如何确定直流电机驱动的 PWM 频率
如何确定直流电机驱动的 PWM 频率——圆梦小车改进中的个人感悟在“圆梦小车强身健体啦”一文中,提到了新的电机在原来的驱动程序下不能正常工作之事,本文将详述其中原委。一、问题的来由此问题在我第一次涉及直流电机驱动时就遇到了,可翻遍所有资料,都没有给我一个完美的答复,因为我一直觉得应该根据电机的特性来选择 PWM 的频率。直流小电机的特性差别很大,一般遥控玩具的电机通常为 1A 以下,这是为了降...转载 2019-03-07 18:10:00 · 29597 阅读 · 1 评论 -
TCP和UDP端口号使用
https://en.wikipedia.org/wiki/List_of_TCP_and_UDP_port_numbersThis is an incomplete list of notable ports. See the Service Name and Transport Protocol Port Number Registry of IANA for the complet...转载 2019-03-12 11:18:54 · 38571 阅读 · 0 评论 -
差分晶振LVPECL与LVDS的区别
差分晶振近年来逐渐出现在我们的视线中,以及越来越多的电子工程师会更青睐差分晶振。随着信息化的发展,差分晶振高性能、低功耗、低噪声的优点,使其成为很多设计适合的方案。但仍有不少电子工程师对差分晶振选型上存在误区以及盲点。差分晶振与常规晶振不同,差分晶振有不同的输出信号,LVPECL,LVDS,HCSL是差分晶振通用的输出信号,其中前两者较长被应用于各大差分系统中,那么两者有什么区别吗,在电路工作原理...转载 2018-10-16 13:55:52 · 14936 阅读 · 1 评论 -
示波器测试眼图
用示波器测试眼图有三种方法,根据测试效果和对示波器的要求来分,如下:1,示波器带有眼图测量功能。这种情况下,直接打开功能,仪器自动测试,自动恢复时钟并测试出张开度、抖动等参数,效果最好,而且是定量测试2,示波器不带眼图测量功能,测试的信号包括数据线和时钟线。这时可以使用时钟信号作为触发信号来测试数据信号的眼图。这种方法也很不错,可以比较准确的看出眼图形状,误差小,操作简单3,示波器不带眼图测...转载 2018-10-09 19:51:16 · 16021 阅读 · 0 评论 -
【转载】存储器
本文转载于http://www.360doc.com/content/17/0930/22/1751130_691457644.shtml所有使用者对“存储器”这个名词可是一点都不陌生,因为所有的电子产品都必须用到存储器,且通常用到不只一种存储器。不过对于存储器种类、规格与形式,很多人容易搞混。比如,最近价格贵到炸的 NAND Flash,产业新闻里常常提到的DRAM,还有SRAM、SDRAM、D...转载 2018-07-11 09:35:48 · 906 阅读 · 0 评论 -
低压差3.3V转2.5LDO给FPGA供电电压被抬至2.9V
最近做一个项目使用TLV1117-LV 3.3V转2.5V 给FPGA 2.5V BANK供电,FPGA不烧程序时,2.5V出输出正常,当加载程序后2.5V被抬高至2.9V,改用2.5V输出的DC-DC供电则不会出现这个问题。调试好久后,试验证明在输出并联一个100R至1.8K电阻问题解决,最终选择在输出并联470R电阻。在一次和网友讨论他在使用LTC1764AEFE-1.8有同样的...原创 2018-07-13 10:50:55 · 3066 阅读 · 0 评论 -
【转载】VGA视频信号详解
原文地址:VGA视频信号详解 作者:tekkamanninja最近做了一些关于视频的工作,稍微研究了一下V4L2和硬件上的视频知识,其中包括了VGA、component、PAL等信号。在这里总结一下关于VGA信号波形方面的知识。 在学习VGA的视频输出的时候,很容易就可以从网上找到相关的引脚定义:1 红色视频信号 (Red, 75 ohm, 0.7 V p-p)2 ...转载 2018-07-13 11:26:28 · 4739 阅读 · 0 评论 -
使用泰克示波器DPO7254C测量LVDS时钟信号眼图
1.连接差分探头,开机,将差分探头接触到需要测量的P,N时钟上(整个测量过程手不能抖动,否则会影响测量效果)。2.如图所示,点击Analyize。3.点击Jitter and Eye Analyize(DPOJET)。4.点击One Touch Jitter。5.等待一会,就会出现眼图(Eye Diagram)。 6.点击放大第三幅图,全屏显示眼图。...原创 2018-07-14 10:05:05 · 11908 阅读 · 0 评论 -
【转载】示波器探头上的 X10(或 10X)是何意思?用途及注意事项。
一般的示波器探头(类似于万用表的表笔)上,有一个×1档和×10档选择的小开关。当选择×1档时,信号是没经衰减进入示波器的。而选择×10档时,信号是经过衰减到1/10再到示波器的。因此,当使用示波器的×10档时,应该将示波器上的读数扩大10倍(有些示波器,在示波器端可选择×10档,以配合探头使用,这样在示波器端也设置为×10档后,直接读数即可)。当我们要测量较高电压时,就可以利用探头的...转载 2018-08-15 18:43:39 · 15180 阅读 · 0 评论 -
【转载】示波器探头基础入门指南
示波器探头是示波器使用过程中不可或缺的一部分,它主要是作为承载信号传输的链路,将待测信号完整可靠的传输至示波器,以进一步进行测量分析。很多工程师很看重示波器的选择,却容易忽略对示波器探头的甄别。试想如果信号经过前端探头就已经失真,那再完美的示波器所测得的数据也会有误。所以正确了解探头性能,有效规避探头使用误区对我们日常使用示波器来说至关重要! 在绝大多数示波器测量环境下,我们都需要使用探头...转载 2018-08-15 19:40:19 · 812 阅读 · 0 评论 -
【转】用示波器测量I2C进行时序图、波形等分析
I2C的概念原理网上都有就不说了,这里只把我把两个开发板通过I2C通讯的调试经验记录分享一下。I2C要求要有一个主设备,负责发起请求和控制时钟;其它为从设备,通过设备ID地址来识别并响应主设备请求。主从设备要轮流控制SDA。一开始我没搞明白这一点,直接加了写I2C数据代码,然后用示波器在SDA和SCL脚测量,却只能找到些凌乱的波形,没有预期的效果。后来把从设备接上,两边写好代码,互相有了响应,...转载 2018-08-13 11:18:35 · 2727 阅读 · 0 评论 -
负电压带负载测试注意事项
在测试负电压时,开始将负电压-6.3V接到电子负载的+端,板子的GND接到电子负载的负端,结果电源负电压保护,之后把负电压-6.3V接到电子负载的-端,板子的GND接到电子负载的+端,带载正常。仔细观察发现电子负载上面写着之有正的电流,没有负的电流。...原创 2018-09-08 00:32:06 · 2159 阅读 · 0 评论 -
电源纹波测试的正确方法
某用户在用500MHz带宽的示波器对其开关电源输出5V信号的纹波进行测试时,发现纹波和噪声的峰峰值达到了900多mV(如下图所示),而其开关电源标称的纹波的峰峰值<20mv。虽然用户电路板上后级还有LDO对开关电源的这个输出再进行稳压,但用户认为测得的这个结果过大,不太可信,希望找出问题所在。问题分析电源纹波测试过大的问题通常和使用的探头以及前端的连接方式有关。首先检查了用户探头...转载 2018-09-08 11:06:21 · 31264 阅读 · 0 评论 -
英语短语
Hot-Swap 热插拔,带电插拔Inrush Current 涌浪电流use instance(prefereed)使用实例(首选)use occurrences使用事件debounce消抖deserilizer串并转换原创 2018-09-03 09:39:39 · 743 阅读 · 0 评论 -
IC设计基础系列之CDC篇1:clock domain crossing(CDC) (一 CDC的基本概念)
随着技术的发展,数字电路的集成度越来越高,设计也越来越复杂。很少有系统会只工作在同一个时钟频率。一个系统中往往会存在多个时钟,这些时钟之间有可能是同步的,也有可能是异步的。如果一个系统中,异步时钟之间存在信号通道,则就会存在CDC(clock domain crossing)问题。在下面的文章里,我们将会讨论CDC的一些技术细节。一, CDC的基本概念我们首先来看CDC的一些基本的概念:...转载 2018-10-12 15:47:53 · 2503 阅读 · 0 评论 -
MII、RMII、GMII接口的详细介绍
MII (Media Independent Interface(介质无关接口)或称为媒体独立接口,它是IEEE-802.3定义的以太网行业标准。它包括一个数据接口和一个MAC和PHY之间的管理接口。 数据接口包括分别用于发送器和接收器的两条独立信道,每条信道都有自己的数据、时钟和控制信号。MII数据接口总共需要16个信号。 管理接口是个双信号接口:一个是时钟信号,另一个是数据...转载 2019-03-12 11:25:26 · 7567 阅读 · 0 评论