FPGA 二选一数据选择器

本文详细介绍了模块选择器的设计实现,包括模块文件程序和测试bench代码,并通过RTL仿真验证了其功能正确性。

模块文件程序:


module selector(a,b,key,led);
	input a;
	input b;
	input key;
	output led;
	
	assign led=(key==0)?a:b;
	
endmodule 


testbench文件程序:


`timescale 1ns/1ps

module selector_tb;

	reg signal_a;
	reg signal_b;
	reg signal_c;

	wire dout;

	selector selector_tb(
	.a(signal_a),
	.b(signal_b),
	.key(signal_c),
	.led(dout)
	);

	initial 
		begin
			signal_a=0;signal_b=0;signal_c=0;
			
			#100;
			signal_a=0;signal_b=0;signal_c=0;
			#100;
			signal_a=0;signal_b=0;signal_c=1;
			#100;
			signal_a=0;signal_b=1;signal_c=0;
			#100;
			signal_a=0;signal_b=1;signal_c=1;
			#100;
			signal_a=1;signal_b=0;signal_c=0;
			#100;
			signal_a=1;signal_b=0;signal_c=1;
			#100;
			signal_a=1;signal_b=1;signal_c=0;
			#100;
			signal_a=1;signal_b=1;signal_c=1;
			#200;
			$stop;
		end 
		
endmodule 


RTL仿真结果:


评论 1
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值