AD17绘制PCB四层板

本文详细介绍了四层板的绘制流程,包括设计步骤、规则(如3W和20H原则)、基本设置(网络分类、线宽设置、过孔处理等),以及与嘉立创PCB生产相关的具体设置,为读者提供了全面的四层板设计指南。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

1.四层板绘制流程

(1)基本了解

四层分别为

①走线和地

②走线和电源层

③完整地层

④走线和地

这种层叠顺序通常应用于板上芯片较多的情况。此方案可得到较好的SI性能,但对于EMI性能来说并不是很好,主要通过走线及其他细节来控制。

注意:地层放在信号最密集的信号层的相连层,有利于吸收和抑制辐射。

其中2.3层可以互换,主要根据主要元件的布局,也就是上一条  地层放在信号最密集的信号层的相连层。

AD17中生成工程后的默认层意义(这里是在以为博主那里直接下载的,但是找不到是哪位了)

(2)设计流程

直接从原理图导入后开始讲起。

①规划好板子形状后打开层叠管理器(设计-层叠管理,快捷方式D-K)

Dielectric 是电介质,介于Top Layer与Bottom Layer之间的绝缘材料(FR-4),不用进行操作。四层板设计需要在Top Layer与Bottom Layer之间添加两层中间层。

双击加入的内层可以更改名字(图中改为了GND和POWER(VCC))。

这样四层板的基础就设计好了。内层不可以分割设置不同的网络。

设置网络的方式:

选中中间层(GND或者VCC),下图选中GND层,双击即可设置网络。

如果要设置不同的网络,在该层走线划分区域即可,划分好区域后设置网络和上面相同。

四层板的绘制流程很简单,最主要的是其设计规则。

2.设计规则

(1)规则

①四层板要符合3W规则和20H规则。

3W原则:线与线之间的中心间距要大于3倍线宽,避免干扰

20H原则:电源平面的边缘比接地平面的边缘至少缩进去相当于两个平面层层间距的20倍(在Pullback一栏设置)。

使用交互式布局,按照原理图组成模块,分类摆放:先大后小,按照信号流向摆放。

②布线

1.与两层板的布线方式相同,都是在TOP层和BOTTOM层布线,内部层是禁止布线的,需要连接对应的地和电源网络。

2.层与层之间的连接是通过过孔/焊盘实现的,TOP层和BOTTOM层先把电源和GND通过过孔导出。

每个走线层都必须有一个临近的参考层(电源或GND层)

临近的电源层和GND层之间要保持最小间距,已提供较大的耦合电容。

     有一些资料是对中间层称为正片层和负片层,没有完全明白。

3.基本设置

1.网络分类:用于区分电源线和信号线,网络分类的目的是在设计之后的规则时方便操作。

设计-类-NET Class  右键添加即可

2.规则的设置:要根据生产厂商的工艺以及收费进行设置。

我使用的是嘉立创PCB生产厂商,因此我设置的都符合其生产标准

(1)间距规则(Clearance):0.15mm

(2)线宽设置:

可以根据网络设置电源线的宽度和信号线宽度的不同,并且可以设置优先权(power的优先权要高一级)。

(3)过孔

规则:孔直径=孔大小*2±2

这里设置需要分为两步,否则放置的过孔大小还是不会变的

②点击放置过孔后不要放置,按Tab进入默认尺寸修改,,之后再次放置过孔就是默认设置好的尺寸了。

(4)铺铜规则

(5)丝印间距

丝印大小设置: 选择任意一个丝印,右键查找相似对象——确定——TEXT Height改小即可。

 

### Altium Designer 中四层板的设计规则设置 在 Altium Designer 软件中,针对四层板设计的规则设置是一个非常重要的环节。以下是关于如何配置四层板设计规则的具体说明。 #### 层堆叠定义 首先,在创建一个多层电路板项目时,需要明确各层的功能分配。对于标准的四层板结构,通常会按照以下方式划分:Signal_1(顶层)、GND(内部第1层)、Power(内部第2层)以及 Signal_2(底层)。这种分层策略有助于优化信号完整性并减少电磁干扰[^1]。 #### 板子形状调整 如果希望将矩形印刷电路板修改为带有圆角的形式,则可以通过如下操作完成: - 利用 Keep-Out Layer 图层绘制边界; - 使用直线工具构建基本轮廓后再添加弧线作为转角部分; - 完成图形编辑之后全选对象并通过快捷键组合 `Ctrl+A` 和命令序列 `D+S+D` 应用于实际版图上以更新最终形态[^3]。 #### 设计规则设定 进入 PCB 编辑器环境后,“Design Rule” 是控制整个布局过程的核心要素之一。它涵盖了电气连接属性、布线宽度约束等多个方面: 1. **Clearance Rules**: 确定不同网络之间最小安全间距的标准。 ```plaintext Design -> Rules... -> Clearance (Electrical Class Pair) ``` 2. **Routing Width Constraints**: 配置各类信号路径应有的最佳导体尺寸范围。 ```plaintext Design -> Rules... -> Routing Width (Net or Net Class) ``` 3. **High-Speed Differential Pairs Management**: 如果存在差分对线路的话还需要特别关注其匹配长度和平行度等问题。 4. **Plane Connection Styles & Via Types Selections**: 对于电源平面和接地平面而言,合理选择过孔形式可以有效降低寄生电感效应同时提高散热效率。 以上提到的各项参数均需依据具体应用场景来定制化调整,确保满足性能指标的同时兼顾制造工艺可行性[^2]。 ```python # 示例 Python 伪代码展示自动应用规则逻辑流程 def apply_design_rules(pcb_project): pcb_project.set_rule('clearance', value=0.2) # 单位:mm, 设置全局净空距离 pcb_project.set_rule('routing_width', net='VCC', min_value=0.25, max_value=0.3) # VCC网路专用走线宽规则 pcb_project.apply_all_changes() # 提交更改至当前文档实例 ```
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值