1) 若所有的设计都使用同一个timescale,则可以不需要在每一个module前都定义timescale, 如使用cadence ius的irun仿真工具,则可加timescale选项,如:
-timescale 1ps/1ps +ncoverride_timescale
则irun将强制将所有的timescale都设置为 1ps/1ps
2) 对于复杂的设计,为了加快仿真速度,可在不同模块设置中设置不同的timescale 单位和精度。例如时钟周期较大的模块的timescale可以设置的较大,加快该模块的仿真速度。
编译时,需注意当前的timescale会一直有效,直到碰到新的一次timescale定义。所以对于第2种方式:建议每一个module都定义好timescale防止出错。
注意:对于第2种方式,切忌使用“-timescale 1ps/1ps +ncoverride_timescale”。否则将引起仿真时序紊乱。
参考资料: Verilog-XL Reference
本文介绍了在Verilog仿真中timescale的重要性及其应用技巧。包括如何统一设置timescale加速仿真,以及在复杂设计中根据不同模块需求设置不同timescale的方法。强调了正确设置timescale对避免仿真时序错误的关键作用。
729

被折叠的 条评论
为什么被折叠?



