程序员的自我修养笔记第二章

本文通过生动的比喻解释了编译和链接的过程,将复杂的软件工程比作汽车制造过程,预编译、编译和链接阶段被清晰地阐述。

拿出我们最爱的代码

#include <stdio.h>
void main(){printf("hello world!\n");}

然后使用各种IDE,点击编译,点击链接,点击执行。。看似简单的点击背后究竟执行了什么?隐藏在背后的编译器默默帮你做了多少的事情?
好吧,这个有点抽象,估计对初学者来说。现在描述一个生活中的场景吧。假设存在一个汽车制作厂(对应一个软件工程),里面有各种的独立的组件,比如什么车轮,什么引擎。。。这时候没有哪个汽车制作厂商会自己制作车轮又制作引擎之类的吧?或者说更一般的做法是:让世界各地的工厂,比如china大工厂制作好零件然后送过去,他们只负责把这些零件组装起来。。。这个过程就有点像我们的编译链接过程。。。。
预编译过程:去注释、处理#if #include 之类的预编译指令,但是留下了 #pragma,因为这个是和控制链接器的指令
编译:呃,这个过程就是做了一些简单的语法树,词法树分析,有点类似各个组件在工厂的制作过程,这个过程是相互独立的!就像工厂制作轮子的,不会管什么制作引擎的工厂是否犯错(比如语法错误~)
链接:就是各个组件的组合过程.

好吧,现在思考一个问题吧?
1.假设制作轮子的要用到一个制作车轴的零件,但是关键是那个东西不是由轮子厂商制作。那么轮子该如何制作?毫无疑问,这个方法就是留下一个孔或者说槽之类的,让汽车加工商(链接器)来进行插入孔或者槽。这时候 — —!对应我们的程序语言,就是那个要用到外部编译单元的变量,由于本编译单元没有定义,所以要编译器在这个地址写上一个默认的数字,具体的忘了,以后记起来再在这里改吧(*),然后真正的绝对地址由连接器来决定!

下载前必看:https://renmaiwang.cn/s/bvbfw Verilog设计_串并转换 / 移位寄存器实现了一种串并转换的功能,其核心原理在于移位寄存器的运用。 这里详细展示了串转并以及并转串两种不同的设计方案。 每一种转换模式都设有专属的使能信号,同时并行输出数据的格式提供了两种选择:最低有效位优先(lsb)和最高有效位优先(msb)。 串并转换技术主要应用于串行传输与并行传输这两种数据传输模式之间的相互转换,而移位寄存器是达成这一目标的常用工具,能够支持并行及串行的数据输入与输出操作。 这些移位寄存器通常被设定为“串行输入、并行输出”(SIPO)或“并行输入、串行输出”(PISO)两种工作模式。 在串行数据输出的过程中,构成数据和字符的码元会按照既定的时间顺序逐位进行传输。 相比之下,并行数据传输则是在同一时刻将固定数量(普遍为8位或16位等)的数据和字符码元同时发送至接收端。 数据输入通常采用串行格式进行。 一旦数据成功输入寄存器,它便可以在所有输出端同时被读取,或者选择逐位移出。 寄存器中的每个触发器均设计为边沿触发类型,并且所有触发器均以特定的时钟频率协同工作。 对于每一个输入位而言,它需要经过N个时钟周期才能最终在N个输出端呈现,从而完成并行输出。 值得注意的是,在串行加载数据期间,并行输出端的数据状态应保持稳定。 数据输入则采用并行格式。 在将数据写入寄存器的操作过程中,写/移位控制线必须暂时处于非工作状态;而一旦需要执行移位操作,控制线便会变为激活状态,并且寄存器会被锁定以保持当前状态。 只要时钟周期数不超过输入数据串的长度,数据输出端Q将按照预定的顺序逐位读出并行数据,并且必须明确区分最低有效位(LSB)和最高有效位(MSB)。
评论
成就一亿技术人!
拼手气红包6.0元
还能输入1000个字符
 
红包 添加红包
表情包 插入表情
 条评论被折叠 查看
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值