延伸阅读:
目录
本模块用于FPGA下环路代码的测试,与环路测试不同,下环路中FPGA负责数据的先写后读,上位机仅负责数据的搬运,先向USB接收512字节数据,再将数据原样发送至USB。本模块分手动下环路测试和自动下环路测试,手动模式下需要点击按钮使上位机先接收512字节数据,再手动发送给USB,接收的数据会同步显示在数据显示框内。自动模式下上位机的先接收后发送的操作会循环进行,直到点击停止按钮为止。自动模式下设有测速开关,当下环路传输了20MByte数据时,上位机会统计传输总耗时以及计算平均速度,并结束自动下环路的线程。
1. 设计思路
1.1 手动下环路
手动下环路模块包括接收512字节和发送512字节两个功能。USB设备连接时,点击接收512字节按钮,会使该按钮和下环路测试按钮被禁用,并创建接收512字节数据的线程,接着在数据接收完成时,数据内容和任务耗时会被显示在上位机上,最后结束该线程。点击发送512字节按钮,如果之前没有接收512字节数据,上位机会提示“请先接收512字节数据”,之前已接收就创建发送线程,再将接收到的512字节数据发送给U
本文介绍了基于MFC的USB下环路模块开发,包括手动和自动测试,以及传输速度分析。手动模式下,上位机接收并发送数据,自动模式下可进行速度测试。功能测试结果显示,上位机接收和发送512字节数据分别耗时85.12 us和106.55 us。自动下环路测试在速度开关开启时,5MByte传输耗时7.74s,平均速度为1.29MB/s。
订阅专栏 解锁全文
1053

被折叠的 条评论
为什么被折叠?



