verilog中有符号负数的移位与加减以及与C语言的不同

本文探讨了在编程中如何通过移位操作来替代传统的除法运算,尤其针对有符号数的处理。文章指出,对于有符号数,移位操作在编译器层面不会自动区分正负数进行高位补码,因此需要手动实现。通过具体代码示例,展示了如何判断数的正负并进行正确的移位操作,以达到节省资源的目的。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

在变量后加signed,可以在加减,比较大小时,成为有符号数的加减法或比较。

但是对于移位,编译器并不像C语言的编译器一样,有符号数,移位对于负数最高位补1,正数补0。而是都补零。所以对于负数的移位,如下

if(baseline1<0)
            baseline1 <= -((-baseline1)>>3);
            else
            baseline1 <= (baseline1>>3);

如此实现用移位代替的除法,节省了资源。

 

评论 4
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值