我现在强的可怕
个人学习笔记,如能帮到你,纯属巧合!
展开
专栏收录文章
- 默认排序
- 最新发布
- 最早发布
- 最多阅读
- 最少阅读
-
HDMI接口电路设计
主控芯片 IO Domain 在未上电时,如果 IO 上有电压, IO 会存在漏电,比如 主控芯片已经断电了,然后 HDMI 线还连接着 Sink 端(电视或显示器),此时 Sink 端的 CEC 有电,会通过 HDMI 线漏电到RK3588 IO 上,会造成 CEC 漏电超过 1.8uA,因此外部需要增加一个隔离电路(二极管), R158 阻值不得随意修改,需要使用 27Kohm, Q14 默认选择 2SK3018,如果要换其它型号,结电容必须相当。原创 2024-08-26 19:17:43 · 2604 阅读 · 0 评论 -
接口转换方案
南京沁恒微电子。原创 2023-10-07 17:40:29 · 2331 阅读 · 0 评论 -
4种RS485隔离电路方案
RS485总线是一种使用平衡发送,差分接收实现通讯的通用串口通信总线,由于其具有抗共模干扰能力强、成本低、抗噪能力强、传输距离远、传输速率高、可连接多达256个收发器等优点,广泛应用于工业智能仪表,通讯设备等各个领域。RS485电路可以分为非隔离型和隔离型。隔离型电路是在非隔离型电路的基础上增加隔离性能,使得电路具有更强的抗干扰性和系统稳定性。下面主要围绕隔离型485电路进行简单介绍。转载 2023-09-23 14:01:59 · 12184 阅读 · 0 评论 -
OTG 硬件检测电路
当 USB_OTG1_ID 低电平时,说明 ID 引脚被拉低,这时候 AO3416 截至,EN 引脚使能,SY6280AAAC 对外供电,USB_OTG1_VBUS 有电压,开发板作为 USB Host 对外供电。开发板作为 USB Device 时,跟 PC 上的 USB 相连,PC 的 USB 接口只有 VBUS、DM、DP、GND,开发板作为 USB Device 时,跟 PC 上的 USB 相连,PC 的 USB 接口只有 VBUS、DM、DP、GND,转载 2023-09-21 19:11:40 · 3446 阅读 · 0 评论 -
CAN总线端接电阻为什么是120Ω
CAN总线终端电阻,一般来说都是120欧姆,实际上在设计的时候,也是两个60欧姆的电阻串起来,而总线上一般有两个120Ω的节点,基本上稍微知道点CAN总线的人都知道这个道理。但是作为学渣的我,知道这个是在各种标准以及各种数据手册和应用笔记里面常用的电阻值,但是这两个终端电阻的具体作用是什么呢?之前就知道阻抗匹配,但是究竟匹配的是什么呢?然后我就上知乎遨游了一下,半抄半写的总结了下面的这些知识点。知道终端电阻的作用,对于日常工作中波形不稳定等问题,也能更快的找到问题的原因。转载 2023-07-12 16:41:17 · 4933 阅读 · 1 评论 -
30多种EMC标准电路分享
本文转自----南山扫地僧。转载 2023-06-10 22:04:13 · 2208 阅读 · 0 评论 -
以太网网络变压器设计
网络变压器又名网络隔离变压器、以太网变压器、网络滤波器。产品类型又分为单口、双口、多口、10/100BASE、1000BASE-TX、10000BASE-TX和RJ45接口集成型网络隔离变压器。产品主要应用于:RJ45网卡、以太网交换机、网络路由器、ADSL、VDSL数字设备、EOC终端、EPON/GPON三网融合设备、网络机顶盒、智能电视、网络摄像机、SDH/ATMSDH/ATM、PC主板、电脑周边、工业主板、网络伺服器、电信通讯基站smallcell等设备。转载 2023-04-09 20:18:46 · 7763 阅读 · 0 评论 -
万兆网SFP/SFP+设计
可用的光学SFP模块一般分为如下类别:850纳米波长/550米距离的 MMF (SX)、1310纳米波长/10公里距离的 SMF (LX)、1550 纳米波长/40公里距离的XD、80公里距离的ZX、120公里距离的EX或EZX,以及DWDM。光模块的传输速率一般可以向下延伸的。SFP+光纤模块,(10 Gigabit Small Form Factor Pluggable)是一种可热插拔的,独立于通信协议的光学收发器,通常传输光的波长是 850nm, 1310nm 或1550nm。转载 2023-04-09 15:32:04 · 6551 阅读 · 0 评论 -
I2C上拉电阻如何取值
由于不同模式下,上升沿的最大时间及总线负载最大容限要求不同,标准模式、快速模式、高速模式分别是:1000ns/400pF、300ns/400pF、120ns/550pF。由于I2C总线端口的高电平是通过上拉电阻实现,线上的电平从低变高时,电源通过上拉电阻对线上负载电容CL充电,这需要一定的上升时间。I2C一般为开漏结构,需要在外部加上拉电阻,常见的阻值有1k、1.5k、2.2k、4.7k、5.1k、10k等。结论:电源电压决定上拉电阻的最小值,总线负载电容决定上拉电阻的最大值。转载 2022-09-21 22:38:32 · 4403 阅读 · 0 评论 -
LIN通讯电路设计
LIN(Local Interconnect Network)总线是基于UART/SCI(通用异步收发器/串行接口)的低成本串行通讯协议。其目标定位于车身网络模块节点间的低端通信,主要用于智能传感器和执行器的串行通信。一个LIN 网络由一个主节点以及最多16个从节点组成,所有节点都有一个通讯任务。LIN收发器要支持19.2 kbit/s波特率。...转载 2022-08-14 22:17:39 · 11218 阅读 · 0 评论 -
LVDS 扫盲基础知识
LVDS介绍LVDS (Low Voltage Differential Signaling)是一种小振幅差分信号技术,它使用非常低的幅度信号 (250mV~450mv)通过一对平行的 PCB 走线或平衡电缆传输数据。在两条平行的差分信号线上流经的电流及电压振幅相反,噪声信号同时耦合到两条线上,而接受端只关心两信号的差值,于是噪声被抵消。由于两条信号线周围的电磁场也相互抵消,故差分信号传输比单线信号传输电磁辐射小得多。此外,该传输标准采用电流模式驱动输出,不会产生振铃和信号切换所带来的尖峰信号,具有良转载 2022-03-16 16:19:50 · 12366 阅读 · 0 评论 -
USB Type-C 接口设计
一、什么是USB Type-C?USB Type-C是一种相对较新的标准,旨在提供高达10Gb / s的高速数据传输以及高达100W的功率流。这些功能可以使USB Type-C成为现代设备的真正通用连接标准。二、USB Type-C功能USB Type-C接口有三个主要功能:1、它有一个可翻转的连接器。接口的设计使插头可以相对于插座翻转。2、它支持USB 2.0,USB 3.0和USB 3.1 Gen 2标准。此外,它还可以在称为备用模式的操作模式下支持第三方协议,如DisplayPort和HD转载 2021-10-10 19:26:52 · 3082 阅读 · 0 评论 -
CAN接口异常如何分析?看这篇就够了
常见异常及解决方法(1)两个节点近距离测试,低波特率通信正常,高波特率无法通信。可能原因:未加终端电阻。由于CAN收发芯片内部CANH、CANL引脚为开漏驱动,如图1,在显性状态期间,总线的寄生电容会被充电,而在恢复到隐性状态时,这些电容需要放电。如果CANH、CANL之间没有放置任何阻性负载,电容只能通过收发器内部阻值较大的差分电阻放电。如果放电速度过慢,就会出现通信问题。解决方法:增加终端电阻。图1 CAN收发器结构示意图(2)组网节点数少通信正常,增加节点后,通信异常。可能原因:总线电转载 2021-09-28 17:53:27 · 4849 阅读 · 0 评论 -
12个EMC设计标准电路
RS485接口EMC设计标准电路CAN接口EMC设计标准电路DVI接口EMC设计标准电路HDMI接口EMC设计标准电路RS232接口EMC设计标准电路USB接口EMC设计标准电路VGA接口EMC设计标准电路xDSL接口EMC设计标准电路差分时钟EMC设计标准电路无源晶振EMC设计标准电路以太网接口EMC设计标准电路有源晶振EMC设计标准电路整理自-----桃花岛主EMC课程...原创 2021-07-31 11:26:13 · 2218 阅读 · 0 评论 -
PCIE总线硬件设计篇
PCIe总线概述 随着现代处理器技术的发展,在互连领域中,使用高速差分总线替代并行总线是大势所趋。与单端并行信号相比,高速差分信号可以使用更高的时钟频率,从而使用更少的信号线,完成之前需要许多单端并行数据信号才能达到的总线带宽。 PCI总线使用并行总线结构,在同一条总线上的所有外部设备共享总线带宽,而PCIe总线使用了高速差分总线,并采用端到端的连接方式,因此在每一条PCIe链路中只能连接两个设备。这使得PCIe与PCI总线采用的拓扑结构有所不同。PCIe总线除了在连接方式上与PCI总线不同之外,还使转载 2021-07-18 15:34:04 · 26838 阅读 · 3 评论 -
POE技术原理及硬件实现
一、 概述:定义:PoE全称Power Over Ethernet,是指10BASE-T、100BASE-TX、1000BASE-T以太网网络供电,即数据线和电源线在同一根网线上传输,其可靠供电的距离最长为100米。通过这种方式,可以有效的解决IP电话、无线AP、便携设备充电器、刷卡机、摄像头、数据采集等终端的集中式电源供电,对于这些终端而言不再需要考虑其室内电源系统布线的问题,在接入网络的同时就可以实现对设备的供电,极大的简化了综合布线的复杂性,降低了系统使用的成本。在通用性方面,目前PoE供电有了转载 2021-05-19 15:39:59 · 11710 阅读 · 1 评论 -
PCIE 的 GT/s 与 Gbps 的关系
我们大多数人都习惯于采用Gbps或每秒千兆比特为单位的总线速度表示,但GT/s代表每秒千兆传输。这两者有什么区别呢?区别与数据的编码有关。因为PCIe是一条串行总线,数据中嵌入了时钟,它需要确保发生足够的电平转换(1到0和0到1),以便接收端恢复时钟。为了增加电平转换,PCIe使用了 “8b/10b “编码,即每8个bit(1个字节)被编码成一个10 bit 的符号进行传输,然后在接收端进行解码。因此,总线需要传输10 bit的编码数据来表示所发送的8 bit的数据。而到了PCIE 3.0 标准,编码方案转载 2021-05-13 23:02:31 · 16240 阅读 · 0 评论 -
CMOS Image Sensor的接口硬件设计(DVP/MIPI CSI)
常见的CMOS Image Sensor(CIS)接口有DVP和MIPI,除此之外,还有Sony定义的用于传输高帧率高分辨率图像的slvs-ec接口、sub-lvds接口等,DVP接口硬件设计DVP(Digital Video Port)是并口传输,数据位宽有8bit、10bit、12bit等,是非差分信号,最高速率要比串行传输的MIPI接口低,高像素的sensor使用DVP就会比较勉强。DVP接口的主要信号如下所示:PCLK:pixel clock ,像素时钟,每个时钟对应一个像素数据,一般为几十转载 2021-02-16 22:02:22 · 8750 阅读 · 0 评论 -
SDIO接口
一、SDIO简介SDIO接口是在SD内存卡接口的基础上发展起来的接口,SDIO接口兼容以前的SD内存卡,并且可以连接SDIO接口的设备。SDIO1.0标准定义了两种类型的SDIO卡:1.全速的SDIO卡,传输率可以超过100Mbps;2.低速的SDIO卡,支援的时脉速率在0至400KHz之间。SDIO协议是由SD卡的协议演化升级而来的,很多地方保留了SD卡的读写协议,同时SDIO协议又在SD卡协议之上添加了CMD52和CMD53命令。由于这个,SDIO和SD卡规范间的一个重要区别是增加了低速标准,转载 2021-01-31 20:59:54 · 10857 阅读 · 2 评论 -
EtherCAT总线介绍及从站硬件设计
引言EtherCAT总线为什么被广泛应用于工业通信领域?为什么不能直接使用以太网呢?首先工业通信的要求是:低延时高响应高可靠例如:如果通过传统的以太网协议要做实时数据的监控(1ms), 主站发出的数据会被路由到每一个子站,子站再发数据回给主站。无论是子站还是主站都在不停的发数据和接受数据。就好像大家都开车去上班,每个数据帧就是一辆车,再保证不出事故的前提下,只有更宽的路才能保证不迟到,不堵车。而工业通信还有一个特点,就是本身数据量不大(不是视频或下载),大部分都是开关量和模拟量。如果用以原创 2020-08-30 16:40:19 · 15842 阅读 · 2 评论 -
SPI总线详细说明
1. SPI简介SPI,是英语Serial Peripheral interface的缩写,顾名思义就是串行外围设备接口。SPI接口主要应用在 EEPROM,FLASH,实时时钟,AD转换器,还有数字信号处理器和数字信号解码器之间。SPI,是一种高速的,全双工,同步的通信总线,并且在芯片的管脚上只占用四根线,节约了芯片的管脚,同时为PCB的布局上节省空间,提供方便,正是出于这种简单易用的特性...转载 2020-04-19 10:47:03 · 1863 阅读 · 0 评论 -
以太网介绍及硬件设计
以太网MAC和PHYMACMAC(Media Access Control) 即媒体访问控制层协议。MAC由硬件控制器及MAC通信协议构成。该协议位于OSI七层协议中数据链路层的下半部分,主要负责控制与连接物理层的物理介质。MAC硬件框图如下图所示:在发送数据的时候,MAC协议可以事先判断是否可以发送数据,如果可以发送将给数据加上一些控制信息,最终将数据以及控制信息以规定的格式发送到物理层...转载 2020-04-15 21:54:44 · 27110 阅读 · 3 评论 -
CAN总线介绍及硬件设计
1. CAN是什么CAN 是 Controller Area Network 的缩写(以下称为 CAN),是 ISO*1 国际标准化的串行通信协议。在当前的汽车产业中,出于对安全性、舒适性、方便性、低公害、低成本的要求,各种各样的电子控制系统被开发了出来。由于这些系统之间通信所用的数据类型及对可靠性的要求不尽相同,由多条总线构成的情况很多,线束的数量也随之增加。为适应“减少线束的数量”、“......原创 2020-04-09 08:14:36 · 9679 阅读 · 2 评论 -
USB2.0通信原理及电路设计
概述协议电路设计PCB layoutUSB问题问答一、问:当一个USB设备插入PC机,PC机怎么知道有设备插入?答:如图1-1和图1-2所示,USB接口只有4条线: VCC(5V),GND,D-,D+。 PC机的USB插孔的D-和D+数据线均连接15K欧姆的下拉电阻。而USB设备端的D-或D+数据线连...转载 2020-04-05 14:24:04 · 17292 阅读 · 1 评论 -
RS-485总线原理介绍及电路设计
RS-485总线介绍RS-485仅是一个电气标准,描述了接口的物理层,像协议、时序、串行或并行数据以及链路全部由设计者或更高层协议定义。 RS-485定义的是使用平衡(也称作差分)多点传输线的驱动器(driver)和接收器(receiver)的电气特性。关键特性差分传输增加噪声抗扰度,减少噪声辐射长距离链路,最长可达4000英尺(约1219米)数据速率高达10Mbps(40英寸内,约1...原创 2020-04-04 18:24:38 · 8560 阅读 · 1 评论 -
SIM卡简介及电路设计
转载 2020-03-24 22:56:19 · 10646 阅读 · 0 评论 -
1-Wire 总线通信原理及电路设计
转载 2020-03-23 11:18:46 · 1313 阅读 · 0 评论 -
I2C总线通信原理与电路设计
下面是 I2C 总线的一些特征• 只要求两条总线线路 一条串行数据线 SDA 一条串行时钟线 SCL• 每个连接到总线的器件都可以通过唯一的地址和一直存在的简单的主机 从机关系软件设定地址 主机可以作为主机发送器或主机接收器• 它是一个真正的多主机总线 如果两个或更多主机同时初始化数据传输可以通过冲突检测和仲裁防止数据被破坏• 串行的 8 位双向数据传输位速率在标...转载 2020-03-22 21:16:33 · 11344 阅读 · 1 评论 -
UART串行通信原理及电路设计
转自:https://www.eda365.com/thread-230399-1-1.html转载 2020-03-21 21:29:35 · 17248 阅读 · 0 评论