金字塔原理读书笔记(四)

这篇博客探讨了金字塔原理中的三种大脑分组分析活动逻辑关系:时间顺序、结构顺序和重要性顺序。时间顺序关注行动步骤,结构顺序关注组织结构,而重要性顺序则涉及事物的重要性排序。通过实例解释了如何运用这些原则进行有效的分析和组织思维。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

金字塔原理读书笔记(四)

三种大脑分组分析活动逻辑关系

时间顺序

你要做的就是按照采取行动的顺序(第一、第二 、第三)依次表述达到某一效果所必须采取的行动
避免出现因果关系错误的方法,是假设自己采取了文中所提到的每一项行动并想象一下采取每一项行动之后的结果

E.g 结果:原因1、原因2、原因3(确定因果关系)

结构顺序

结构顺序就是当你使用示意图、地图、图画或者照片想象某食物时的顺序。
MECE:将某个整体划分为不同部分时,你必须保证划分后的各部分符合一下要求:
  • 各部分之间相互独立(Mutually exclusive)
  • 所有部分完全穷尽(Collectively exclusive)
划分组织活动的方式
  • 强调活动本身,则各部分反映的是一个逻辑过程,因此采用时间结构。
  • 强调活动地点,则各部分反映的是地理现实,应采用结构顺序。
  • 强调与某一产品或市场有关的活动,那么划分就是一种归类。

E.g 某公司:部门1、部门2、部门3(整体分隔部分关系)

重要性顺序

重要性顺序也称程度顺序,对一组因为具有某种共同点而被聚集在一起的事物所采用的顺序。
创建适当的分组:最重要的思想放在第一位。
识别不适当的分组:剔除冗余分组。
归纳过程:
  • 确定该组思想的类型。
  • 将同一类型的思想归类。
  • 找出各类别思想之间的顺序。
E.g 所有问题:这三个问题、其他问题(类似事物归为一)
内容概要:本文详细介绍了基于FPGA的144输出通道可切换电压源系统的设计与实现,涵盖系统总体架构、FPGA硬件设计、上位机软件设计以及系统集成方案。系统由上位机控制软件(PC端)、FPGA控制核心和高压输出模块(144通道)三部分组成。FPGA硬件设计部分详细描述了Verilog代码实现,包括PWM生成模块、UART通信模块和温度监控模块。硬件设计说明中提及了FPGA选型、PWM生成方式、通信接口、高压输出模块和保护电路的设计要点。上位机软件采用Python编写,实现了设备连接、命令发送、序列控制等功能,并提供了一个图形用户界面(GUI)用于方便的操作和配置。 适合人群:具备一定硬件设计和编程基础的电子工程师、FPGA开发者及科研人员。 使用场景及目标:①适用于需要精确控制多通道电压输出的实验环境或工业应用场景;②帮助用户理解和掌握FPGA在复杂控制系统中的应用,包括PWM控制、UART通信及多通道信号处理;③为研究人员提供一个可扩展的平台,用于测试和验证不同的电压源控制算法和策略。 阅读建议:由于涉及硬件和软件两方面的内容,建议读者先熟悉FPGA基础知识和Verilog语言,同时具备一定的Python编程经验。在阅读过程中,应结合硬件电路图和代码注释,逐步理解系统的各个组成部分及其相互关系。此外,实际动手搭建和调试该系统将有助于加深对整个设计的理解。
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值