设计规则检查,就是DRC相当重要!可以检查出没连接的网络、短路的网络等等,但是注意,修改“当....停止”为最大。这里的意思是当检查到这个数量的错误时,就停止检查,如果设置得太小,可能就会因为运行不到检查布线处就停止检查了,这样就检查不出那个网络是否布线完整。建议修改到足够的,耗点点时间而已,默认是500,可以改为500000。因为会有很多丝印的错误,比如如下图,丝印问题都占据了1358个,但是丝印距离问题都不是大问题。


在DRC之后,可以点击具体的报错信息,就会跳转到PCB的具体位置中,但是!如果你的工程文件路径包含有中文,允许DRC后是不能直接跳转,只能依据提供的坐标信息去找。想解决这个问题,尽量不用中文路径吧。

首先,第一步是检查连线是否完整,所以在DRC之前可以看看板子信息报告,点击报告-板子信息,在板子信息中点击routing information导出,可以看见连线的完整性。


但是这个功能从AD18之后就隐藏了,可以自己配置,调出板子信息:
板子信息命令配置
点击菜单栏->视图->工具栏->自定义后,弹出下面这个对话框,选择左下角“新的”命令:

弹出如下对话框,选择“浏览”命令:

在弹出的列表中下拉找到“PCB:BoardInformation”选项,点击确定:

弹出如下对话框,设置好板子信息命令的标题:

点击确定后会生成板子信息查看命令:

鼠标左键点住“板子信息(B)”命令不放,直接拖到菜单栏->报告下面即可生成板子信息查看命令:

5万+

被折叠的 条评论
为什么被折叠?



