背景:
通常,一个工程文件中的文件由很多个.c文件和.h文件组成,此时如果直接在命令行编译,使用 gcc a.c b.c c.c d.c e.c f.c ... -o exe 这样的方式,这样的方式不仅费时费力,调试起来也不方便,此时,Makefile文件即可起到一键编译的功能。
Makefile文件规范:
2.1. 文件的命名:Makefile或makefile
2.2. 示例:
exe: a.c b.c gcc a.c b.c -o exe
此处,exe指的是目标,放在:前,a.c,b.c是依赖,放在:后,第二行制表符后的为命令。
目标:目标顶格写,后面是冒号(冒号后面是依赖)
依赖:依赖是用来产生目标的原材料。当没有依赖时就意味着目标总是成立,每次make这个目标都会成立。
命令:命令前面一定是Tab,不能是顶格,也不能是多个空格。命令就是要生成那个目标需要做的动作。
2.3. Makefile的基本工作原理:
当我们执行 make xx 的时候,Makefile会自动执行xx这个目标下面的命令语句。
当我们make xx的时候,是否执行命令是取决于依赖的。依赖如果成立就会执行命令,否则不执行。
我们直接执行make 和make 第一个目标 效果是一样的。(第一个目标其实就是默认目标)
Makefile 学习:
通配符%和Makefile自动推导(规则)
%是Makefile中的通配符,代表一个或几个字母。也就是说%.o就代表所有以.o为结尾的文件。
所谓自动推导其实就是Makefile的规则。当Makefile需要某一个目标时,他会把这个目标去套规则说明,一旦套上了某个规则说明,则Makefile会试图寻找这个规则中的依赖,如果能找到则会执行这个规则用依赖生成目标。
Makefile中定义和使用变量
Makefile中定义和使用变量,和shell脚本中非常相似。相似是说:都没有变量类型,直接定义使用,引用变量时用$var
伪目标(.PHONY)
伪目标意思是这个目标本身不代表一个文件,执行这个目标不是为了得到某个文件或东西,而是单纯为了执行这个目标下面的命令。
伪目标一般都没有依赖,因为执行伪目标就是为了执行目标下面的命令。既然一定要执行命令了那就不必加依赖,因为不加依赖意思就是无条件执行。
伪目标可以直接写,不影响使用;但是有时候为了明确声明这个目标是伪目标会在伪目标的前面用.PHONY来明确声明它是伪目标。
Makefile的文件名
Makefile的文件名合法的一般有2个:Makefile或者makefile
Makfile中引用其他Makefile(include指令)
有时候Makefile总体比较复杂,因此分成好几个Makefile来写。然后在主Makefile中引用其他的,用include指令来引用。引用的效果也是原地展开,和C语言中的头文件包含非常相似。
Makefile中的注释用#
Makefile中注释使用#,和shell一样。
命令前面的@用来静默执行
在makefile的命令行中前面的@表示静默执行。
Makefile中默认情况下在执行一行命令前会先把这行命令给打印出来,然后再执行这行命令。
如果你不想看到命令本身,只想看到命令执行就静默执行即可。
Makefile中几种变量赋值运算符
=最简单的赋值
:=一般也是赋值
以上这两个大部分情况下效果是一样的,但是有时候不一样。
用=赋值的变量,在被解析时他的值取决于最后一次赋值时的值,所以你看变量引用的值时不能只往前面看,还要往后面看。
用:=来赋值的,则是就地直接解析,只用往前看即可。
?=如果变量前面并没有赋值过则执行这条赋值,如果前面已经赋值过了则本行被忽略。(实验可以看出:所谓的没有赋值过其实就是这个变量没有被定义过)
+= 用来给一个已经赋值的变量接续赋值,意思就是把这次的值加到原来的值的后面,有点类似于strcat。(在shell makefile等文件中,可以认为所有变量都是字符串,+=就相当于给字符串stcat接续内容)(注意一个细节,+=续接的内容和原来的内容之间会自动加一个空格隔开)
注意:Makefile中并不要求赋值运算符两边一定要有空格或者无空格,这一点比shell的格式要求要松一些。
Makefile的环境变量
makefile中用export导出的就是环境变量。一般情况下要求环境变量名用大写,普通变量名用小写。
环境变量和普通变量不同,可以这样理解:环境变量类似于整个工程中所有Makefile之间可以共享的全局变量,而普通变量只是当前本Makefile中使用的局部变量。所以要注意:定义了一个环境变量会影响到工程中别的Makefile文件,因此要小心。
Makefile中可能有一些环境变量可能是makefile本身自己定义的内部的环境变量或者是当前的执行环境提供的环境变量(譬如我们在make执行时给makefile传参。make CC=arm-linux-gcc,其实就是给当前Makefile传了一个环境变量CC,值是arm-linux-gcc。我们在make时给makefile传的环境变量值优先级最高的,可以覆盖makefile中的赋值)。这就好像C语言中编译器预定义的宏__LINE__ __FUNCTION__等一样。
Makefile中使用通配符
*:若干个任意字符
?:1个任意字符
[]:将[]中的每个字符依次去和外面的结合匹配
all: 1.c 2.c 12.c test.c 1.h
echo *.c // 输出结果为1.c 2.c 12.c test.c
echo ?.c // 输出结果为1.c 2.c
echo [12].c // 输出结果为1.c 2.c
还有个%,也是通配符,表示任意多个字符,和*很相似,但是%一般只用于规则描述中,又叫做规则通配符。
Makefile的自动变量
为什么使用自动变量。在有些情况下文件集合中文件非常多,描述的时候很麻烦,所以我们Makefile就用一些特殊的符号来替代符合某种条件的文件集,这就形成了自动变量。
自动变量的含义:预定义的特殊意义的符号。就类似于C语言编译器中预制的那些宏__FILE__一样。
常见自动变量:
$@:规则的目标文件名。
$<:规则的依赖文件名(第一个依赖的文件).如果依赖目标是以模式(即"%")定义的,那么"$<"将是符合模式的一系列文件集,且注意,其是一个一个取出来的。
$^:依赖的文件集合。
all: 1.c 2.c 12.c test.c 1.h
echo $@ // 输出结果为all
echo $< // 输出结果为1.c
echo $^ // 输出结果为1.c 2.c 12.c test.c 1.h