FIFO的使用和应用场景

文章讲述了FIFO在FPGA中的应用,如16位计数器数据存储与串口传输控制,以及不同数据宽度的处理,包括16位写入和8/16位读出。FPGA需确保接收并存储完整数据后再发送给125MHz的DAC生成脉冲信号。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

1fifo可以保持数据的合理性(frist in first out )

先进先出型存储器, 没有地址,只能顺序存取。FIFO的基本应用场景?fpga内部有一个16位的计数器,以50mhz的频率计数,此时,我们希望随机截取计数器连续256个计数周期的值发到电脑上进行分析处理。用串口发送到电脑上,(数据产生速率大于数据消费速率)此时需要使用存储器先将这256个数据存储起来,再由串口慢慢发送到电脑上,

对于fifo来说,写入的数据是16位,读出的数据可能是16位或者8位,

任意脉冲信号发生器:由电脑通过串口发送256个14位的数据到FPGA,FPGA再把这256个数据,以50MHZ的输出速率送给DAC,产生脉冲信号。需要FPGA将256个数据完全接收到并且存储后,再一次性送给DAC输出。

串口接收的clk = 50MHZ

DAC输出的clk = 125mhz

写入的数据可能会是8位或者16位,读出的数据是16位。full信号用于针对fifo写满了的情况

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值