数字逻辑综合工具-DC-05 ——环境约束

本文详细介绍了数字逻辑综合工具DC在环境约束方面的设置,包括输入驱动、输出负载、PVT选择、 parasitic RC和线负载模型。内容涵盖set_input_transition、set_driving_cell等命令的使用,以及如何根据芯片需求选择合适的工作条件和模型。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

数字逻辑综合工具-DC-05

——环境约束

环境设置通常包含以下几个方面:
1、 Input drivers和transition times(设置驱动能力、转换时间,而不是一个理想信号)
2、 Capacitive output loads(设置要驱动的电容负载)
3、 PVT(一般选worst case)
4、 内部寄生RC(线负载模型)

输入驱动:
为什么要加输入驱动?
一般来说要从工艺库里面挑一个合适的单元去激励输入端口。如果不加驱动单元,DC就会认为输入的跳变是理想的,如果指定了驱动单元,输入就会有一个斜率,从而内部逻辑的延时会更准确(传播延时跟输入信号的transition time是有关系的)。

为了保证芯片能正常工作,一般会选择最坏情况的SS去做综合。

为输出的管脚建模:
set_load [expr 30.0/1000] [get_ports B]

单位是在工艺库里给出的,通过list_lib看用的哪个工艺库, report_lib把lib的信息打出来
在这里插入图片描述

set_load [load_of my_lib/AN2/A] [get_ports B]
这边的my_lib是库,AN2是库单元,A是pin脚(是pin脚而不是port,port是跟design对应的,而pin是跟cell对应的)
含义就是:把这个库单元的这个引脚的电容拿出来,加载到B输出端口上

set_load [expr {[load_of my_lib/inv1a0/A]*3}] [get_ports B]
如果有多个fanout,可以用expr计算

【transition time

评论 2
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值