
FPGA基础
文章平均质量分 51
刘小奔儿
奋斗的小鸟
展开
-
FPGA基础知识二(组合逻辑与时序逻辑)
我们在上节知识点中,发现时序仿真的波形,除了有信号的延时出现之外,还出现了一个很小的上升沿(毛刺)出现,这个是因为我们采用组合逻辑导致的,时钟端口、清零和置位端口对毛刺信号十分敏感,任何一点毛刺都可能会使系统出错,因此判断逻辑电路中是否存在冒险以及如何避免冒险是设计人员必须要考虑的问题毛刺并不是对所有的输入都有危害,例如 D 触发器的 D 输入端,只要毛刺不出现在时钟的上升沿并且满足数据的建立和保持时间,就不会对系统造成危害,我们可以说 D 触发器的 D 输入端对毛刺不敏感。根据这个特性,我们应当在系统原创 2021-10-25 15:56:00 · 1305 阅读 · 0 评论 -
FPGA基础知识一(功能仿真与时序仿真)
功能仿真也被称作 RTL 级行为仿真,前仿真,目的是分析设计电路逻辑关系的正确性。缺点:不带有任何的门延时、线延时等等,只是理想情况下的仿真。优点: 仿真速度快,可以根据需要观察电路输入输出端口和电路内部任一信号和寄存器的波形时序仿真使用布局布线后器件给出的模块和连线的延时信息, 在最坏的情况下对电路的行为作出实际地估价。时序仿真使用的仿真器和功能仿真使用的仿真器是相同的,所需的流程和激励也是相同的;惟一的差别是为时序仿真加载到仿真器的设计包括基于实际布局布线设计的最坏情况的布局布线延时, 并且在仿真结原创 2021-10-25 14:40:01 · 16649 阅读 · 2 评论