
FPGA
4447灬hj
这个作者很懒,什么都没留下…
展开
-
C++自动testbench
#include <string>#include <iostream>#include <vector>#include <algorithm>void generate_testbench(){ std::vector<std::string> s_s; for (std::string cur_s; getline(std::cin, cur_s);) s_s.push_back(cur_s);.原创 2020-11-07 19:18:17 · 552 阅读 · 0 评论 -
FPGA串口(RS232)发送数据到PC(最简单的板级逻辑功能验证)演示及原理说明
好久没写博客了,说起来满丢人的自从大二做了数字钟后,FPGA上一直没有什么进展。如果不会用接口,等于不会FPGA。但因为觉得没有扎实的理论基础,也没有必要学习FPGA。这期间学了微机原理,信号与系统,数字信号处理,通信原理的一些知识,觉得有必要推动一下FPGA实际编程了。 今天来讲一下串口通信,其实微机原理课设的时候用过串口,但本人学了verilog后,比较痴迷于FPGA,FPGA和单...原创 2020-04-04 07:16:41 · 6309 阅读 · 6 评论 -
流水线型FIR低通数字滤波器的设计实现与验证(FPGA与MATLAB结合方法)(Verilog语言描述)
目录简介... 3滤波器简介... 3FIR数字滤波器简介... 3设计说明... 4设计任务... 5分工... 5详细设计:... 6执行模块设计... 6MATLAB部分:... 6FPGA部分:... 10参数量化... 10确定编码... 10输入输出定义... 10电路结构... 11流水线结构简介:... 11数据流动模...原创 2019-07-28 17:08:14 · 2867 阅读 · 1 评论 -
Verilog数字钟设计(开发板实际验证,含演示视频)
本博客的数字钟采用的是开关方法,若想了解按钮方法,可阅读完这篇博客,转向我的另一篇博客https://blog.youkuaiyun.com/qq_42181309/article/details/90637339 数字钟网上有很多的方法,写的呢仅供参考。主要是分享一下思路。验证是在xilinx vivado套件选择xc7a100tcsg324-1的开发板下验证的。就是学生实验教学用的开发板。 首先是功...原创 2019-07-28 18:55:08 · 1682 阅读 · 2 评论 -
数字钟(按钮版)(含演示视频)
建议先去看下我的另外一篇博客,详细分享了我开关版本的设计理念。本博客只附上了改进说明。另一篇博客地址:https://blog.youkuaiyun.com/qq_42181309/article/details/90175698因为开关IO口太多,这是介于我第一次写的开关版本的改进按钮版,一共用了5个按钮,两个按钮用来调位置(即时分秒位),两个按钮用来调大小(即9~0)。一个按钮用来复位。 既然是按钮...原创 2019-07-28 18:58:55 · 415 阅读 · 3 评论