
FPGA知识积累
文章平均质量分 91
捌肆幺幺
FPGA 逻辑
展开
-
FPGA知识积累【6】
目录1.滤波器类型2.最 小/大 项性质3.高速低速信号4.包处理性能计算5.时钟类型6.操作符优先级7.8421码8.Verilog可综合的语句1.滤波器类型模拟滤波器分为有源和无源,在上一节已经见过——FPGA知识积累【5】第6点现在讲讲数字滤波器的类型:①按照频带分类:W为某截至频率低通滤波器(LPF):通带0 ~ W带通滤波器(BPF):通带W1 ~ W2带阻滤波器(BSF):阻带W1 ~ W2 (限波)高通滤波器(HPF):通带 W ~ ∞全通滤波器(APF):全通②按响应类原创 2022-02-11 12:56:02 · 1749 阅读 · 1 评论 -
FPGA知识积累【5】
目录1.各种存储器2.四种复用方式3.分析电路逻辑4.防止亚稳态的措施5.基尔霍夫定律6.有源无源滤波器7.FPGA设计流程8.FPGA芯片结温1.各种存储器①SRAM:静态随机存储器,存取速度快,但容量小,掉电后数据会丢失,制造成本较高,通常用来作为快取(CACHE) 记忆体使用。②FLASH:闪存,存取速度慢,容量大,掉电后数据不会丢失③DRAM:动态随机存储器,必须不断的重新的刷新(REFRESHED) ,价格比SRAM便宜,但访问速度较慢,耗电量较大,常用作计算机的内存使用。④SSRAM:原创 2022-02-10 15:55:05 · 2061 阅读 · 0 评论 -
FPGA知识积累【4】
目录1.逻辑电平2.上拉电阻3.同步异步复位4.MOORE 与 MEELEY状态机5.静态、动态时序模拟6.LATCH和DFF7.状态图8.可编程逻辑器件有哪些?1.逻辑电平我们常见的逻辑电平主要有两大类:TTL以及CMOS,分为12V、5V、3.3V①TTL与CMOS是不能直接连接的,因为TTL电平是在0.3~3.6V之间,而CMOS则是5V或者12V的电平②CMOS输出可以直接连到TTL上,而相反的,TTL的输出则需要接上拉电阻到CMOS的5V或者12V2.上拉电阻上拉电阻可以说是电路设计里原创 2022-01-29 01:04:45 · 5030 阅读 · 0 评论 -
FPGA知识积累【3】
目录1.查找表(LUT)原理与结构2.FPGA基本结构3.FPGA的RAM、ROM、CAM1.查找表(LUT)原理与结构①查找表简称LUT,本质上就是一个RAM。目前FPGA中多数使用的是4输入的LUT,所以可以看成一个有4位地址线的RAM。②当描述了一个逻辑电路以后,FPGA 开发软件会自动计算逻辑电路的所有可能结果,并把真值表(即结果)事先写入 RAM,这样,每输入一个信号进行逻辑运算就等于输入一个地址进行查表,找出地址对应的内容,然后输出即可。2.FPGA基本结构目前主流 FPGA 都采用了原创 2022-01-23 01:53:09 · 3319 阅读 · 0 评论 -
FPGA知识积累【2】
目录1.时序约束2.多bit信号异步处理3.FPGA与CPLD4.锁存器和触发器的区别5.FPGA芯片内的两种存储资源6.时钟抖动7.时钟的使用8.时序电路的延时1.时序约束①时序是什么?在了解时序约束之前,我们必须要知道时序是什么?时序时序,顾名思义就是时间的先后顺序,芯片内是电路在工作,那么什么时候工作,什么时候不工作,这个就是时序。②时序约束在时序不出错时设计的电路才能发挥其正确的功能,因此,为了保证设计的电路的成功应用,我们需要对时序进行约束以满足设计的要求,这就是时序约束。③怎么约束?原创 2022-01-18 12:47:58 · 2023 阅读 · 2 评论 -
FPGA知识积累【1】
目录1.同步异步逻辑2.同步异步电路3.时序设计4.建立时间和保持时间5.触发器为什么要满足两个时间6.亚稳态1.同步异步逻辑同步逻辑:与时钟之间有固定的关系的逻辑。特点:当时钟脉冲到来时,电路的状态才能改变。改变后的状态将一直保持到下一个时钟脉冲的到来,此时无论外部输入有无变化,状态表中的每个状态都是稳定的。(某些时钟触发的触发器)异步逻辑:与时钟之间没有固定的关系的逻辑。特点:电路中没有统一的时钟,电路状态的改变由外部输入的变化直接引起。(复位按键)2.同步异步电路和上面的同步异步逻辑类似原创 2022-01-13 23:10:14 · 813 阅读 · 0 评论