void scia_fifo_init() //FIFO寄存器配置
{
SciaRegs.SCICCR.all =0x0007; // 1 stop bit, No loopback 无环回 SCI通信控制寄存器
// No parity,8 char bits,无校验,8个字符
// async mode, idle-line protocol 异步,空闲模式
SciaRegs.SCICTL1.all =0x0003; // enable TX, RX(向缓冲区传输), internal SCICLK, 使能收发引脚,SCICLK时钟周期
// Disable RX ERR, SLEEP, TXWAKE
//SCITXBUF寄存器中断使能。该位控制由TXRDY标志位(SCICTL2.7)置1引起的中断请求。
//但是,它不会阻止设置TXRDY标志(设置表示寄存器SCITXBUF